找回密码
 注册
关于网站域名变更的通知
查看: 1687|回复: 12
打印 上一主题 下一主题

层堆叠的问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-2-28 22:18 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 adwordslai 于 2009-2-28 22:21 编辑
3 ^( O) w9 y, P7 Y( x; j: `" x5 O  k4 I7 Y
6层的板子,因为大部份的高速信号线走在内部两层,现预想用两种堆叠方式:1, top  gnd1  in1  vcc  gnd2  bot  y1 J8 W( }; }1 F
9 E4 ]/ v! y7 D1 w
                                                                                            2, top  gnd   in1  in2   vcc    bot
+ \' R4 ]* N% j  R如果考虑在走线方面,第二种要好做多了,但感觉电源方面和EMI方面比较会容易出问题,请教下各位哪种相对来说更好些,多谢了。。。

该用户从未签到

2#
发表于 2009-2-28 22:43 | 只看该作者
个人认为第一种走线相对好些- o" P# H, F- u  P) g1 a- G3 D. Y
所有的信号层和电源层都靠近GND层,降低了信号层和电源层的阻抗,其他的优点大家可以展开讨论
$ ^! v* y( ^/ X( h4 o. d
+ _0 F8 J" H- O9 Z# b第二种走线方式电源层和GND层离得比较远,一方面增加了电源层的阻抗,另一方面将会导致VCC层和GND之间的互感减小,从而回路电感增加,容易产生地弹、开关噪声等等干扰  c! ~7 R) G2 {. }, w) x9 ]
并且in1和in2两层临近,对走线也有一定要求: R1 H+ f1 g1 G$ U' }) A- ^
当然,如果必须要4个信号层的话,第二种方案还是相对不错的
7 q# u* E8 L* g. F8 E0 D
* h& i5 }1 u/ w浅陋评论,多谢指教

该用户从未签到

3#
 楼主| 发表于 2009-2-28 23:35 | 只看该作者
呵呵。。。谢楼上的回复。

该用户从未签到

4#
 楼主| 发表于 2009-3-1 18:55 | 只看该作者
今天再去看了看板子决定改成: top gnd1 vcc  in1  gnd2  bot

该用户从未签到

5#
发表于 2009-3-1 21:05 | 只看该作者
讲讲为什么要换成这个阿$ l& i6 _2 r3 Q2 B8 r
考虑的重点和下决定的理由呢?
! [- }- _* ~# c% Q
% x; T5 x$ E, [" I- k. [" d, k 4# adwordslai

该用户从未签到

6#
发表于 2009-3-1 21:13 | 只看该作者
第二个是比较好的方法,走线好走,阻抗也好控制

该用户从未签到

7#
发表于 2009-3-1 22:05 | 只看该作者
这样不怕叠层不平衡产生板子的翘曲吗??4 w" `1 E5 P8 T4 q
我也不知道
( {3 B0 k) P6 i+ O- |0 k也想按照第一种叠层结构的: g# [% Z: K4 P
但是看到网上有人说叠层不平衡产生板子的翘曲4 {7 L# C, ]: {* D: f% }
把我吓住了
/ b' c5 z+ }: i* ^所以还在考虑那种方案好点
' J) ]: @( F5 p' S4 f/ }0 Z! I我只要三层走线就可以了
& @1 P6 o9 M' W( `也想要好点的EMC% I# `7 W- x8 z) M1 E
但是就是怕叠层不平衡产生板子的翘曲7 g5 I" l9 c+ `' t$ x7 {0 r
还在犹豫* V7 d& C! H4 Q) N6 F* o" q; ?
不知道lZ是怎么想的

该用户从未签到

8#
发表于 2009-3-1 22:06 | 只看该作者
还有就是你的模拟地和数字地是分别两层呀9 a* {9 a, b# |
还是每层都有数字地和模拟地,然后再分割呀6 D' J' S# h; O" L, v$ }
看到网上的意见一而不统一7 g1 N2 c, G% v
搞得不知道到底那个好了
0 t& f3 u0 z% @7 J烦呀

该用户从未签到

9#
发表于 2009-3-1 22:07 | 只看该作者
我QQ6323796716 v& ~" _" L; ^( m! ?) [; |; \+ @
可以的话交流下

该用户从未签到

10#
发表于 2009-3-3 17:04 | 只看该作者
今天下午打电话问了下厂家1 v: I- V8 @! ^: S2 z5 ]
说面积比较小时候翘曲很小,基本不会有影响

该用户从未签到

11#
 楼主| 发表于 2009-3-3 21:59 | 只看该作者
回复5#、10#: 考虑这样堆叠是因为在VCC层最少的线;翘曲问题应该不是首要考虑的吧,而是先满足电气性能,有翘曲问题应该好解决的;

该用户从未签到

12#
发表于 2009-3-4 13:17 | 只看该作者
第二个吧,注意crosstalk和阻控就可以了。 in1  走高速;
- Z+ n# R" H, c% Z6 g$ x/ L3 dEMI方面只要做好power规划就应该没什么问题了。

该用户从未签到

13#
 楼主| 发表于 2009-3-4 22:47 | 只看该作者
12# evel & i. ?$ ]% k( x; |) `" j7 d8 [
呵呵。。。现在的思路正变成你那样的了;
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-9 15:57 , Processed in 0.156250 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表