找回密码
 注册
关于网站域名变更的通知
查看: 4007|回复: 10
打印 上一主题 下一主题

OrCAD Capture建多引脚原理图封装

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-9-18 11:08 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
现在使用的很多FPGA都是几百上千的引脚,我们在画原理图封装时如果使用手动画很容易出差,现在告诉大家一个快捷的方法。5 ~' u2 I5 y4 Y- `$ G0 n9 _
在xilinx官网上下载------pkg.csv文件。+ w$ w: s. E, L( q, j* E
orcad capture 中新建library文件。
0 G9 U- l2 r. p( p( }( t+ d( q0 o" a+ v1 X- t2 A! R

' D' ?7 x7 L* L! t& Z0 i3 K5 @$ ~8 `9 \7 o/ u
在.olb文件下选择New Part From Spreadsheet
4 i! ?. L, I4 d6 a) ?
" B+ R) A; D  \' G - v- E4 Y3 k1 b; q7 V1 @6 |# U
出现的界面里面 Part name 栏中输入器件的名字;7 ]6 U# x% N& P
No.of sections 栏中输入器件需要分成几部分;! m8 ~0 B6 i# v& S3 ]1 f8 L
part Ref Prefix 栏中输入器件的标号,如芯片为U,电阻为R,电容为C;
2 F: K5 o! @0 H9 Kpart Numbeing 栏中有两个选项Numeric和alphabetic.如过选择Numeric器件标号后缀为数字如U?1,如选择alphabetical器件的标号后缀为字母如u?A0 @9 c0 B0 J4 ]

6 m3 U7 {0 R8 P: E. [0 o) X( v然后把CSV文件中的数据按照列分别拷贝到下列表格中) ?2 S- `) v' [) Q

7 Z0 |" R! q9 S" k* |下表是我建的6slx16csg324的器件:1 s3 x- G- {; C/ v
" y) @. l- }; W- |( l/ w

$ E% L, v- ]8 [$ `+ ]然后直接点save就可以了
/ W( o, h; \$ U' t5 V0 i& v
8 @- k* t1 O' H3 b# ]) r* o6 j# v& U

该用户从未签到

推荐
 楼主| 发表于 2018-9-18 11:41 | 只看该作者
yangjinxing521 发表于 2018-9-18 11:17# _+ @* |& I- \- K4 {, C
官方肯定有做好的了,干嘛还要自己做。要不到的话,说明 。。。。
* S8 c3 ~7 M8 z- r" X4 w+ r
XILINX 的FPGA就没有做好的封装。
- Z0 \6 s  Q0 r% P6 H3 o. `
  • TA的每日心情
    奋斗
    2025-11-5 15:02
  • 签到天数: 126 天

    [LV.7]常住居民III

    3#
    发表于 2018-9-18 11:17 | 只看该作者
    官方肯定有做好的了,干嘛还要自己做。要不到的话,说明 。。。。

    点评

    有很多芯片官方都找不到现成的,有些海思芯片很多管脚,但是又在官网下不到封装。  详情 回复 发表于 2018-9-18 11:44
    XILINX 的FPGA就没有做好的封装。  详情 回复 发表于 2018-9-18 11:41

    该用户从未签到

    5#
     楼主| 发表于 2018-9-18 11:44 | 只看该作者
    yangjinxing521 发表于 2018-9-18 11:17
    . t- B* v/ E- j/ \  h- i; k; J0 ^官方肯定有做好的了,干嘛还要自己做。要不到的话,说明 。。。。
    4 P6 J, o& V+ {1 s: O/ f5 Q
    有很多芯片官方都找不到现成的,有些海思芯片很多管脚,但是又在官网下不到封装。
    / K/ ]* }  `' ^$ S8 {- a& O
  • TA的每日心情
    开心
    2021-8-19 15:42
  • 签到天数: 21 天

    [LV.4]偶尔看看III

    6#
    发表于 2018-9-20 12:17 | 只看该作者
    不错,好方法!
  • TA的每日心情
    开心
    2022-4-25 15:33
  • 签到天数: 256 天

    [LV.8]以坛为家I

    7#
    发表于 2018-10-1 23:51 来自手机 | 只看该作者
    厉害了我的哥
  • TA的每日心情
    开心
    2020-3-16 15:23
  • 签到天数: 7 天

    [LV.3]偶尔看看II

    9#
    发表于 2019-12-16 17:58 | 只看该作者
    像官网如何没有excel提供的pin文档,那么几百个引脚应该有什么便捷的办法去制作原理图封装呢?几百个做起来不光是做出来就好了,起码还得有人去审核是否作对了,不然一个板子打错了,费时又费力
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    10#
    发表于 2019-12-16 18:14 | 只看该作者
    用Cadence自带的Library Buider也很快,只要有PDF版的器件管脚说明就能建。8 w, T4 w$ v, ~
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-6 12:30 , Processed in 0.171875 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表