找回密码
 注册
关于网站域名变更的通知
查看: 12290|回复: 19
打印 上一主题 下一主题

DDR高频电路怎么样控制EMC,EMI呢 ?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-3-27 08:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DDR高频电路怎么样控制EMC,EMI呢 ?走线规则是什么?那些需要走差分先,那些需要走等长线的呢?

该用户从未签到

推荐
发表于 2013-12-31 17:25 | 只看该作者
shiningstars 发表于 2009-3-27 09:50
4 u5 i, H# [8 x: u5 Z5 R- \这个很关键,我一个同事最近就被DDR的EMI搞死掉了,120M主频,480M超标,走线都是等长线,而且时钟都是包地 ...

2 `$ ~( _9 Q8 `) A6 }) A; U上屏蔽罩

该用户从未签到

推荐
发表于 2015-3-13 13:50 | 只看该作者
当原理图和layout都基本没有设计缺陷的时候,也许可以看看是不是 CPU内软件设置出了问题.这也是一大隐患.
  • TA的每日心情
    开心
    2023-12-8 15:41
  • 签到天数: 159 天

    [LV.7]常住居民III

    推荐
    发表于 2014-3-28 10:56 | 只看该作者
    这方面还欠缺  还得好好跟大家学习

    该用户从未签到

    5#
    发表于 2009-3-27 09:50 | 只看该作者
    这个很关键,我一个同事最近就被DDR的EMI搞死掉了,120M主频,480M超标,走线都是等长线,而且时钟都是包地(当然地线上打了很多孔),想了很多办法都搞不定,目前怀疑是阻抗匹配出了问题!其他高手还有什么招,救救他吧!!

    该用户从未签到

    6#
    发表于 2009-4-1 15:49 | 只看该作者
    如果能确定是DDR的问题话,首先要确定是不是,比如DDR降频,看EMI的谐波是否还是跟DDR的频率吻合。! d1 N5 @% q" V9 s+ L$ N
    如果确定话,也可能不能确定。
    - S& ^0 ~3 ~: z* |; i& v4 `DDR如果出现EMI的话,叫无规则EMI,就是总线EMI,频点复杂不好处理。不过比较简单的方法,就是看信号的过冲是否很大,过冲大,含有的谐波能量就大,容易产生辐射。最好信号线上串有电阻,用来抑制。如果上拉到VTT电源,VTT电源在pin处也需要下拉电容1nF.如果能给出一些测试信息大家可以帮你看看!

    该用户从未签到

    7#
    发表于 2009-9-8 18:42 | 只看该作者
    用機構解

    该用户从未签到

    8#
    发表于 2009-9-9 16:10 | 只看该作者
    单单需要注意是没有用的,要看实际设计才能讲清楚. }% v. a6 |7 P
    我看过DDR2的布线中竟然有几条数据线线宽从0.075变到0.1MM
    : B. {( I( b& q5 y: J7 v+ `数据线为了等长绕了个弯(非蛇形布线)2 x$ O$ Z" o# c1 Z1 T
    什么九七十八弯的走法都有
    # y  D' }, o4 X& ?! o8 y4 d% l最厉害的竟然是这板子过了FCC的EMC
    . L, e3 ?1 @0 Y' n& J我吐血了

    该用户从未签到

    9#
    发表于 2009-9-18 10:21 | 只看该作者
    单单需要注意是没有用的,要看实际设计才能讲清楚2 m% d% u% ^) E% t
    我看过DDR2的布线中竟然有几条数据线线宽从0.075变到0.1MM0 ?6 Y! D4 i; w0 S% n* D
    数据线为了等长绕了个弯(非蛇形布线)/ h6 Z7 U. e, m$ o, M* L
    什么九七十八弯的走法都有1 S& w' p+ Q3 j& ~* l7 W
    最厉害的竟然是这板子过了FCC的EMC ...
    0 ^6 q4 k" i& t+ q! m1 V1 ?evatan 发表于 2009-9-9 16:10
    " C* B0 }2 X3 J9 j4 A0 Y9 {
    这个很正常,特别是一些工控板的DDR都是这样布的

    该用户从未签到

    10#
    发表于 2009-10-14 21:06 | 只看该作者
    怎么不发一点东东上来看一下呢!那样才明白多了!

    该用户从未签到

    11#
    发表于 2009-12-23 20:34 | 只看该作者
    测试一下信号是否有串扰、过冲...

    该用户从未签到

    12#
    发表于 2009-12-23 20:54 | 只看该作者
    注意總線阻抗匹配。
    + D0 k: r1 B% ]- T( R) C注意電源走線及去偶位置。
    1 I8 J* Z1 Y: g' e: w( G  P( \: @注意信號回流是否完整。

    该用户从未签到

    13#
    发表于 2010-1-6 09:33 | 只看该作者
    回复 2# shiningstars 7 N+ u; L" S/ I" l

    : }, E9 r/ D8 _( F4 f0 t, X* T
    ) A+ ^3 ^% ^/ {    现在是什么结果?说出来大家学习下啊

    该用户从未签到

    14#
    发表于 2010-2-19 01:34 | 只看该作者
    数据线和时钟线上串排阻,可以调整emi

    该用户从未签到

    15#
    发表于 2014-5-13 13:48 | 只看该作者
    地址和数据线的参考平面是什么?

    该用户从未签到

    16#
    发表于 2014-5-13 16:39 | 只看该作者
    可能是参考平面没处理好
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-9 16:20 , Processed in 0.140625 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表