找回密码
 注册
关于网站域名变更的通知
查看: 554|回复: 1
打印 上一主题 下一主题

VCO输出端的分频器对相噪和杂散的影响

[复制链接]
  • TA的每日心情
    开心
    2019-11-20 15:00
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-1-18 07:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    VCO输出端的分频器对相噪和杂散的影响


    现在很多集成VCO的频率合成器的设计思想,都是利用输出端加分频器来扩展输出范围,如图1所示。比如ADI的HMC832,其VCO的频率为1500~3000MHz,利用其后的分频器(1/2/4/6/…60/62),最终获得25MHz~3000MHz的频率覆盖范围。
    图1、PLL withVCO divider
    在文献【1】中讲到,当VCO的输出信号通过D分频时,其相噪下降20log10(D);杂散幅度亦下降20log10(D),但频率偏移量(offset frequency)保持不变。
    这是为什么呢?我们可以从相位噪声的本质说起。
    VCO的输出信号可以表示为【2】:
    A(t)为振幅变化,θ(t)为相位变化。输出信号频率的微小变化,可以表示为载波的相位调制:
    假设幅度变化为0,且
    ,则:
    如果把偏离载波wm的噪声理解为相位噪声的话,则相噪为20log(Δf/2fm) dBc/Hz;同样,如果是看成杂散的话,则杂散的幅度为20log(Δf/2fm) dBc。
    当输出信号经过D分频器时,相位被整个除以D【3】:
    如果把wm处的能量看成是相噪的话,相噪的幅度减小20logDdB;若看成杂散的话,杂散的幅度亦减小20logD,但是偏移量不变,还是在偏移载波wm处。
    PS:我能理解如果是倍频器的话,因为倍频器的模型可以当成y=a0+a1v+a2v2+a3v3+….,这样的话,倍频的话,是直接在整个相位上倍频。但是分频器的模型是什么呢?请高手赐教!

    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-19 02:39 , Processed in 0.078125 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表