找回密码
 注册
关于网站域名变更的通知
查看: 454|回复: 1
打印 上一主题 下一主题

 详解 FPGA 电源排序的四种方案

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-12 07:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
详解 FPGA 电源排序的四种方案
* x* h) G* [7 \
# z* y( j0 D$ l. t* r

$ P+ u/ V* j/ v& L4 ]& }当采用现场可编程门阵列  (FPGA)  进行设计时,电源排序是需要考虑的一个重要的方面。通常情况下,FPGA 供应商都规定了电源排序要求,因为一个  FPGA  所需要的电源轨数量会从 3 个到 10 个以上不等。
/ L2 P8 q) p/ V- }+ d  通过遵循推荐的电源序列,可以避免在启动期间吸取过大的电流,这反过来又可防止器件受损。对一个系统中的电源进行排序可采用多种方法来完成。本文将详细说明可根据系统所要求的复杂程度来实现的电源排序解决方案。9 ?" ]2 X( U- i8 z6 o/ p& {% z/ v
  本文中所讨论的电源排序解决方案为:" Y2 ]* G6 ?' n8 e/ K, c
  

    ( d, K6 E" F# v, `4 {7 K
  • 把 PGOOD 引脚级联至使能引脚;
  • 采用一个复位 IC 来实现排序;
  • 模拟上电 / 断电排序器;
  • 具有 PMBus 接口的数字系统健康状况监视器。
    5 Q  C( Y, f0 \% T. A
  方法一:把PGOOD 引脚级联至使能引脚7 T) g3 j! R9 f' G9 _

; O1 E/ H$ y5 O' B2 m! I- s  
$ R3 P- l, C& k2 E$ K, y实现排序的一种基本的成本效益型方法是把一个电源的电源良好  (PG)  引脚级联至相继的下一个电源的使能(EN) 引脚(图  1)。
9 ?' T# |: C7 o/ a  第二个电源在  PG  门限得到满足(通常是在电源达到其终值的90% 之时)时开始接通。这种方法的优势是成本低,但是无法轻松地控制定时。在EN 引脚上增设一个电容器会在电路级之间引入定时延迟。然而,此方法在温度变化和反复电源循环期间是不可靠的。
8 m; ~9 I8 |7 ~' }  而且,这种方法并不支持断电排序。2 O5 k9 |  h1 k5 X2 R1 p# r) ]
  方法二:采用一个复位 IC 来实现排序
- ~2 t$ ^3 |9 p- u1 P: v9 \
. C2 z' ]/ C  `8 p# p* y3 r  `  
6 W/ c2 z: {7 y2 k9 h  另一种可以考虑的用于上电排序的简单选项是采用一个具有时间延迟的复位 IC。当采用此选项时,复位 IC 以严格的门限限值来监视电源轨。一旦电源轨处于其终值的3%(或更小)以内,复位  IC  将进入由解决方案定义的等待周期,然后再执行下一个电源轨的上电操作。该等待周期可以采用  EEPROM  编程到复位  IC  中,也可利用外部电容器来设定。图  2  示出了一款典型的多通道复位IC。采用复位  IC  来实现上电排序的优点是解决方案处于受监视的状态。0 j' ?/ Y4 C% M; d
  必须在确认每个电源轨都处在稳压范围内之后再释放下一个电源轨,而且无需在电源转换器上提供一个PGOOD 引脚。采用复位  IC  的电源排序解决方案的缺点是其并不实施断电排序。% {# K# x4 U; Z# A+ Q
  方法三:模拟上电 / 断电排序器
+ E5 O9 A* C( j/ o0 |& \- j! P, }! V; a7 n. Z6 X
  
6 [) x5 Z1 K4 E5 g实施上电排序会比实施断电排序更加容易。为了实现上电和断电排序,人们推出了能够相对于上电序列进行断电序列的逆转(序列 1)乃至混合(序列 2)的简单模拟排序器(图  3)。在上电时,所有的标记均保持在低电平,直到  EN  被拉至高电平为止。在  EN  被置为有效之后,每个标记于一个内部定时器计时结束后顺序地变至漏极开路状态(需要上拉电阻器)。断电序列与上电序列相同,但次序正好相反。
1 Y. R3 U2 y- @: W  q# Q- n  级联多个排序器
$ y& ?; a  S5 |( E. o: Z( _3 M, }& }- ~) Q* j8 C  B6 e$ ~2 {& u
可以把排序器级联在一起以支持多个电源轨,并在使能信号之间提供固定和可调的延迟时间。在图  4  中,两个排序器级联在一起以实现  6  个有序的电源轨。上电时,AND 门确保第二个排序器在其接收到一个  EN  信号且  C  电源轨被触发之前不被触发。断电时,AND 门确保第二个排序器承受  EN  下降沿,而不考虑  C  输出。OR 门确保第一个排序器由 EN 上升沿来触发。断电时,OR 门确保第一个排序器不能承受  EN  下降沿,直到  D  电源轨下降为止。这保证了上电和断电排序,但并未提供一个受监视的序列。6 o" I4 e! S6 D9 x: q! P+ B  X
  受监视的上电 / 断电排序
- n  z5 h! g& o% P  0 z2 c: B2 y4 t0 ?- |% p1 t
如图  5  所示,通过简单地在  FlagX  输出和  PG  引脚之间增设几个 AND 门,就能给图  4  中的电路添加受监视的排序功能。在该例中,PS2 仅在  PS1  超过其终值的90% 的情况下使能。这种方法可提供一种低成本、受监视的排序解决方案。- R% o6 W- K. i% P) q
  方法四:具有  PMBus  接口的数字系统健康状况监视器: d* r5 ?5 O9 x: L7 U. h
: G* u6 S: k: D$ g2 v) o
  如果系统需要最大的灵活性,那么可兼容  PMBus/I2C 标准的数字系统健康状况监视器(比如:UCD90120A)是一种不错的解决方案。通过允许设计人员配置电源斜坡上升 / 下降时间、接通 / 关断延迟、序列相关性、甚至包括电压和电流监视,此类解决方案可为任何排序需求提供最大的控制。- ?4 ^  f* \! Y
  数字系统健康状况监视器配有一个图形用户界面  (GUI),其可用于设置上电和断电排序以及其他的系统参数(图6)。另外,有些数字系统健康状况监视器还具有非易失性误差和峰值记录功能,可在发生欠压事件的场合中帮助完成系统故障分析。
! s8 x1 ?% d, w6 _+ s# g( L
8 Z- j# }9 Z" o% a  m6 I& q  FPGA 排序要求实例4 Z+ f* S" w2 m2 v- E) z

; O4 [8 ~& ], h) t' _  诸如 Xilinx 或 Altera 等 FPGA 供应商在其产品手册中提供了推荐或要求的上电序列,这些产品手册可以很容易地在线查阅。不同的供应商之间、同一家供应商的不同FPGA 系列之间的排序要求存在差异。另外,在产品手册中还罗列了针对电源斜坡上升和关断的定时要求。推荐的断电序列通常是上电序列的倒序。图  7  示出了上电排序的一个实例。9 d2 F# [; R4 S, n
  6 m& j% p. L# r8 r7 ?
  结论+ ?( T( t! ]2 x$ x5 a0 d
  可以运用多种电源排序解决方案来满足  FPGA  供应商所规定的要求。除了上电和断电排序之外,系统要求可能还包括电源监视,但是针对  FPGA  的最优电源解决方案将取决于系统的复杂性与规格参数。
) J: ~0 s3 `  N2 ]2 ?: R  ~

该用户从未签到

2#
发表于 2019-6-12 15:47 | 只看该作者
发帖是心得 回帖是美德
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-21 21:08 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表