找回密码
 注册
关于网站域名变更的通知
查看: 2415|回复: 7
打印 上一主题 下一主题

四层板EMI请教

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-3-6 11:09 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
有个客户做了块数码相框的板子,下图是EMI测试的结果;板上最高的频率是SDRAM的CLK,156MHz,请教一下有何改进办法' H$ G! S- |( g
水平
6 r4 T7 H; B5 f& {3 {2 u3 a
; h  q4 G, Q6 Z' b* \$ {' Y1 r垂直
0 G/ V3 x3 d1 o! S% X
5 h% b" s) u0 Q, a7 Q下图是PCB LAYOUT,黄色的就是SDRAM CLK信号,白色的是地线,LAY2是GROUND" s9 |* s( u0 Q; [, ?
alooha 该用户已被删除
2#
发表于 2008-3-6 16:51 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

3#
发表于 2008-3-6 23:26 | 只看该作者
过孔非常的浪费,走线拓扑也没什么讲究,分支很多。SDRAM好像只有一片吧,为什么不把去藕电容和SDRAM同一面呢,地址线上的那些端接的排阻也应该靠近控制器而不是SDRAM。1 n- A7 N' ?/ D1 r" l. ?& x1 g4 c
FLASH与SDRAM的数据线和地址线都是共用的吧,如果把FLASH与SDRAM摆在一起,一个横着放正面一个竖着放底面,走线会简单不少,如果原理图方面再在那些排阻方面配合改动一下,走线会很顺的
  • TA的每日心情
    开心
    2019-12-3 15:20
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    4#
    发表于 2008-3-6 23:40 | 只看该作者
    从EMI测试结果来看,超标不全是这根黄色的时钟所致。
    6 }. G4 f7 u1 N9 n# g% T# X, I单看这根时钟线,包地几乎没有什么用,接地孔太少了,时钟的匹配电阻旁边居然还并了一个电容,看不明白,是想组成低通滤波吗?如果是,就没有必要了。

    该用户从未签到

    5#
     楼主| 发表于 2008-3-7 10:15 | 只看该作者
    感谢两位版主深夜还上线回复,这个论坛是个朋友上个星期天介绍的,我进来看了看,看到了那篇EMC设计交流的帖子,想起去年一个同事曾经跟我说过他在一个QQ群(好像叫专业PCB LAYOUT吧)里有组织在南山开一个EMC交流的研讨会(免费;嘻嘻),问我去不去,当时我想自己并没有获得邀请,贸然前去是不是唐突了些?所以就婉拒了,现在想想实在可惜,哈!" t+ b2 j6 O; ?1 n! [0 P$ y9 Y0 b
    好了,拐弯抹角的攀关系到此打住,还有问题想再请教一番,菜鸟提问,请君莫笑!+ F- G0 `4 x' _3 g: t& N- S, Z
    1.关于去藕电容,放在与于SDRAM同一面的效果与放在不同面的效果有何区别?其电源的路径如何效果更好?是不是如果放在同一面,电源从电源层过来,经过去藕电容再进入SDRAM的POWER PIN效果更佳?" g5 K* }  Q/ V, U1 w) V, a
    2.地址线上的那些端接的排阻其实上一版是没有的,后来为了改善EMC,才又加上去的,据说是为了降低数据信号的幅度,不过我看前后的测试结果比较,感觉作用不大,不知道是不是因为没靠近控制器,还是因为这些排阻只能起阻抗匹配的作用?: [* C$ n) t% P6 ^% l( ^+ [
    3.走线拓扑需要什么讲究呢?这个问题可能比较广,可否指点一下SDRAM,FLASH,MAIN CHIP之间的效果比较好的走线拓扑?
    % o: K9 K3 w  l1 A4.这次的测试结果导致EMI超标的还有读卡部分的数据信号,以及数字屏的信号;读卡部分据客户说已经解决了,用的也是加大排阻的办法(搞不懂^_^),但出现了其他问题,这个暂不管;屏部分在FPC排线上增加了磁环,也已经解决了,就剩下SDRAM的CLK部分了;请教一个十二分菜的问题,象这种信号的包地,到底怎么样包才正确,即使包正确了会有多大的效果?- ^! F) t4 e( P8 }4 a
    5.时钟的匹配电阻旁边并了一个电容,据说是用来组成低通滤波的,为什么没有必要呢?
    alooha 该用户已被删除
    6#
    发表于 2008-3-8 21:40 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽

    该用户从未签到

    7#
     楼主| 发表于 2008-3-9 22:26 | 只看该作者
    感谢alooha的详尽回复,但对于所提到的 " 图中的地址信号幅度大,明显是末端负载反射引起 " ,这是怎么看出来的?还望不吝赐教!

    该用户从未签到

    8#
    发表于 2008-3-11 14:07 | 只看该作者
    针对你某个频率段辐射大的话,你可以考虑加个磁珠.
    3 d; O; A, g  w! O   线路负责反馈引起的话,我想你价格电阻接地应该可以吧,只是个人想法,需要高手确认
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-26 19:16 , Processed in 0.078125 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表