本帖最后由 Tony_zhang 于 2019-7-30 15:35 编辑
1 m4 a7 L2 w6 G4 ~; k' l
7 I y5 k1 g1 U$ c% Z! q/ P' m. x: u32.FPGA实现PCIe设备时的一个问题【图已补上】
5 ?! }' K# c& R: x' K33.时钟晶振问题
% }* m3 B6 E S" \: h34.DDR2嵌入式应用问题 ( |, Y% c% w* b: C: Z
35.引脚悬空的疑问
2 r4 {9 B6 U/ q+ O+ a36.请了解的通知推荐一款时钟延迟芯片,谢谢。 0 s, N$ e. u3 }8 ]6 Z& D/ Y
37.不同公司的主IC,用同一型号的DDR芯片,DDR布线规则是一样的吗 ! x% _9 F& |' S$ K/ n; v$ K
38.幅频和相频?
& Y g0 h/ k5 j3 @39.数字电压与模拟电压 6 t+ d8 n' B" x: s1 p
40.这个CPU的地址线为啥不是从0为开始的?
' R5 _! q4 c' I1 v7 I5 ?, P) z: ?41.菜鸟提问;DDR的一点小问题
# H% |! R7 Z* S. E5 \* |3 w( a) y42.示波器测了时钟线的串阻有频率,周围的晶振也有频率,那主控芯片是不是已经在运行了?
5 {# q7 }, w; [43.请教数据同时写入两个地址单元里面是怎么回事 ' S+ Z% }1 k0 x7 K. D8 J8 z
44.ASIC逻辑综合 5 r, B7 s! o+ A& M& D& `) g: r% u
45.f330在50度条件下容易死机 8 O6 F- g; ?- o: m. Y
46.求教NAND与NOR的区别及其应用场合! 6 d0 f5 G( ?- w; ~
3 F! f9 Z( G( z2 L, `' u5 n
, _- ~ m% T! V |