找回密码
 注册
关于网站域名变更的通知
查看: 352|回复: 2
打印 上一主题 下一主题

数字中频的基本原理和FPGA的实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-21 09:26 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
数字中频的基本原理和FPGA的实现
0 N' ~8 v' m  v9 a$ M3 [
/ V# f* ]8 S5 h4 V1 F' T  J$ _
1. 基本原理
5 T5 a; e5 l& ]' ]4 G数字中频主要分两部分,数字上变频(roman">DUC)和数字下变频(DDC)。它们的主要功能是相反,但原理和实现的方法是十分相似。在R8905项目中由于采用了零中频技术,数字上变频和下变频有一些差别,数字上变频没有了NCO模块。另外为了降低输出信号的峰均比又加入了削峰模块CFR,而CGC模块的引入则是补偿削峰所引起的功率损失。) v! G7 f" K" b2 u
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

2#
发表于 2019-8-21 18:12 | 只看该作者
研究研究,谢谢楼主分享。

该用户从未签到

3#
发表于 2021-10-28 15:46 | 只看该作者
数字中频的基本原理和FPGA的实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-29 15:05 , Processed in 0.156250 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表