|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
物理层接口芯片CS8952布线准则
5 N6 t# t4 U U1 z, w" F2 j CS8952使用CMOS技术。提供一个高性能的100Base-X/10Base-T物理层(PHY)线路接口。它使自适应均衡器达到最优化的抗扰性和抗近端串扰(NEXT)性。可将接收器的应用扩展至超过160米的电缆,它结合了一个标准介质无关端口(MII),可简便地连接微处理器EP9315的介质访问控制器(MAC)。
, t( ]" t2 J( b: ]4 v0 i* a 以下一些PCB布线规则,将使得CS8952工作更加稳定并得到良好的EMC性能:
% X4 B& Y, ^; F& L使用多层电路板,至少有一个电源层,一个地层,叠层设置为:top,gnd,VCC,bottom。使用底层pcb走信号线只作为第二选择。把所有的元件都放在顶层。然而,旁路电容优选越靠近芯片越好,最好放置在CS8952下方的底层pcb上。RJ45终端元件和光纤元件可以选择放在底层。 4 i' y0 I, |" i- Q" ]$ ^
4.99k的参考电阻应该越靠近RES管脚越好,把电阻另外一端使用一个过孔接到地平面。邻近的vss(85和87脚)接在电阻接地端,形成一个屏蔽。
* A! o' {+ A, w3 ^7 |4 Z对关键信号Tx+/-,RX+/-,RX_NRz+/-控制阻抗,作为微带传输线(差分对100欧,单线60欧),MII信号作为68欧微带传输线。 ! @* r: O2 c6 [5 M" f w
差分传输线布线应靠近(线宽间距6-8mil),与其他走线、元件保证2个线宽的距离。TX和RX差分对布线远离彼此。必要时使用pcb的相对面。 * b9 g! S/ O$ J% C. a" m3 Y6 W9 O6 r
网络部分关键信号差分走线和阻抗控制的设置$ i# k2 p, S$ f, A+ D
网络部分差分线及其阻抗控制以信号Tx+/-为例。步骤如下:3 I# c( }% N* w
1.在allegro的assign diff pair菜单中选择建立差分对的信号Tx+/-,命名为TX_Pair。: T) N" k( _0 z. R
2.按照对信号TX+/-阻抗控制要求计算差分对线宽、线距,如图4所示,选择走线层面top层,填入差分对阻抗100欧,单线阻抗60欧,得到线宽10.1mil,主要线间距8.1mil。) D- b2 x, \+ D
3.定义差分对TX_PAIR电气约束条件:
/ h; V% E) O0 Y. J0 X$ h 主要线宽,线间距:10mil/8mil;! x# I6 X }( m# T! B: R5 c
次要线宽/线间距:10mil/8mi;, ]- s% o% j0 V
线最小间距:6mil;
/ f, Q/ H, O, ?4 b# o" t 两条线无法走到一起时允许的线长:100mil; K$ l2 F; S5 a0 R: q0 j
两条线可允许的误差值:25mil。: t2 L8 y1 d4 k$ ]
4.分配差分对TX_PAIR到电气约束集,打开差分对DRC模式。 |
|