|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
如图1所示,这是一个输入到IC的电路。该IC工作电压为3.3V,工作电流11.5毫安
6 x+ C; Y3 a! Q, a/ l( a3 ?$ }- z0 D
R5应该是起下拉作用,也可以说是并联分流(不知道表述是否正确),那么R4的作用是什么呢?避免杂讯影响电源?如果是,为什么取值为100欧姆?. X( [! Q8 {* N% _
7 E4 @3 @& m' V) |
% i% B5 B& E. y1 {1 `( {
6 H! v+ O6 n# p, _再如图2,这是一个cpld(工作电压3.3V、输出电流20ma~30ma)的输出,经100欧电阻后,去驱动另一个模块(该模块对电流没有明确要求,电压要求为5V)。CPLD在综合的时候把该管脚设置成LVTTL了。为什么是100欧呢?小弟觉得好像不合理,但实际上它是能正常工作的...理解不通~ p9 i$ A ^ W7 e+ ~
- V$ k9 o7 @* f
6 ]9 g9 p/ C" C
欢迎大家拍砖! |
-
1.jpg
(14.14 KB, 下载次数: 1)
-
2.jpg
(14.19 KB, 下载次数: 2)
|