找回密码
 注册
关于网站域名变更的通知
查看: 195|回复: 2
打印 上一主题 下一主题

DDC滤波器设计及FPGA实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-10-29 13:51 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
软件无线电的思想是使宽带All)和1)/A转换器尽可能 党近夭线.构造通用硬件平白、: B3 ?; p% r: u( o- q' B- }- k
将各种劝能.如工作领段、调 制解调、通信协议等用软件完成:但是受硬件发展
& U) ]. Q3 }7 |1 g" k* p水平的限 制直接射频采样目前还有一定困谁所以首选方案是在中 频对模拟信号数, D8 |7 T0 p1 w
字化。尽管如此.中领部分的采样率仍然比 较高.而实际包含信息的甚带信号往
; {% p, \3 {7 d往带宽较窄,因此需耍 先进行下变颇处理再使用DSP软件模块处理基带数据。而
& C9 Z. |1 g' e, `1 t+ d4 {8 x下变频中的降速则是由抽取滤I电系统来实现的。因而抽取 滤波系统的设计是下变
" _6 ~3 T4 F4 u) o, Z. D频中的一个重耍环节。通过积分 (CIC)梳状滤i皮器.半带(HB,滤波器和FIR滤波器
+ i; k9 a- f$ @级联的方 式的抽取滤波更容易实现。 / @; G6 a& H. c- ~& s  k5 a9 U0 b1 B

" H0 S' `1 }$ W/ U& F
( l9 S( v4 N! {
游客,如果您要查看本帖隐藏内容请回复
' B# u9 v$ }# N, E9 C( K- w; s

+ w6 C. C+ R8 V' ?& @/ J( J
! V2 W% Q0 R) ]4 T/ r' i$ i: K4 d

该用户从未签到

3#
发表于 2019-10-29 20:35 | 只看该作者
DDC滤波器设计及FPGA实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-21 04:43 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表