|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 A-Lin 于 2019-11-25 13:35 编辑
- b: H% L8 ~# F/ }9 K) n# k( x6 F0 _2 H6 ]) N
规律一
+ |& _5 [6 ?: O$ k0 M* k$ u2 \EMC费效比关系规律: EMC问题越早考虑、越早解决,费用越小、效果越好。
0 y8 e+ x: H$ z 在新产品研发阶段就进行EMC设计,比等到产品EMC测试不合格才进行改进,费用可以大大节省,效率可以大大提高;反之,效率就会大大降低,费用就会大大增加。2 e/ K5 K) G U" a8 b* J4 k8 K; `0 j
经验告诉我们,在功能设计的同时进行EMC设计,到样板、样机完成则通过EMC测试,是最省时间和最有经济效益的。相反,产品研发阶段不考虑EMC,投产以后发现EMC不合格才进行改进,非但技术上带来很大难度、而且返工必然带来费用和时间的大大浪费,甚至由于涉及到结构设计、PCB设计的缺陷,无法实施改进措施,导致产品不能上市。
* U4 Y4 W7 J* R4 b( t f5 z, F) ?8 X& ~' W9 Z. N7 M
规律二
' }" M, W' d' [& j+ q高频电流环路面积S越大, EMI辐射越严重。
# ~' E; r7 I$ j, y# X0 A5 ^, W 高频信号电流流经电感最小路径。当频率较高时, 一般走线电抗大于电阻,连线对高频信号就是电感,串联电感引起辐射。电磁辐射大多是EUT被测设备上的高频电流环路产生的,最恶劣的情况就是开路之天线形式。对应处理方法就是减少、减短连线,减小高频电流回路面积,尽量消除任何非正常工作需要的天线,如不连续的布线或有天线效应之元器件过长的插脚。. A( u' ?+ q# I$ ]3 X
减少辐射骚扰或提高射频辐射抗干扰能力的最重要任务之一,就是想方设法减小高频电流环路面积S。
5 ` v' @ O8 Z5 N4 z( H4 U
+ F: t2 r$ S* [6 w7 f. n+ l/ Q规律三6 [+ g) }. x! w" E* ?$ X2 n
环路电流频率f越高,引起的EMI辐射越严重,电磁辐射场强随电流频率f的平方成正比增大。
8 u/ \/ W6 }) u( e0 y+ N8 @/ i 减少辐射骚扰或提高射频辐射抗干扰能力的最重要途径之二,就是想方设法减小骚扰源高频电流频率f,即减小骚扰电磁波的频率f。
0 w" m3 d+ F- J7 r |
|