找回密码
 注册
关于网站域名变更的通知
查看: 373|回复: 1
打印 上一主题 下一主题

简述RKnanoC处理器相关参数

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-11-25 16:04 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
( t. {+ r) e9 _  j0 n. P7 w
System Operation
) Y* M8 M( X- G$ ?, O
* x  d% a' v' z$ q' [' |ARM处理器
9 _! B3 p+ f. r
1 l/ b1 }- B$ x4 c+ ~3 yABLITE总线连接8 B  X* |7 V  a$ v

7 a9 Z7 e1 h& x! N9 t可选择引导方法
- R) j- ^' u: j9 i. \1 x9 S$ V( ^+ D- v: O
  -从嵌入式ROM启动(默认)
# R8 B5 J# t0 a. l; D' b/ ~, X' [/ P" X9 Q
  -从eMMC闪存启动# `: Y2 F* T# g9 Y

: n* W) T6 Z5 n& u; p. W  -从SPI或闪存引导
" c2 h  G0 m! R/ Q0 r- V) h
1 s2 a# l& e* \7 Q0 K
* N( O, W9 S2 m! ~4 G. vMemory Organization2 V" \1 O" i& @6 {
% J) L' l, E0 I5 U% t- C
内部224 KB SRAM用于IRAM和DRAM) z, }9 T" F% v& b: T0 V. y4 O

4 `' n. Z6 z6 E用于解码器和系统代码的嵌入式64 KB ROM
5 N; e4 |$ `, m% v7 f* K5 Q5 D
" W) r0 u+ v8 ^0 a
7 B- f% `- i/ h+ l- m5 n) j; zProcessor
2 ~' [- b$ o& B' `# z% X
9 E# J( |: Q% d$ C0 t/ p: u3 D  AARM皮质M3低功率芯) W- c/ W, h5 x0 a: m, o

( a3 g$ e; a8 x  -拇指指令集子集8 L1 p4 n% G9 c$ n7 v/ l6 s
1 M; M+ |2 K- H3 i1 [/ e
  -银行堆栈指针(SP). _* ?% x8 M. D: N; S) w& Z+ g

: T& v: `7 s+ b" }. T; o5 e  -硬件分片指令,SDIV和UDIV(拇指32位指令)
- ]+ g0 Z) f% k6 p3 u
5 Z5 R+ O) v( Y! h8 r" p" U  -处理程序和线程模式  S9 m0 r# |* N' O4 H

7 m+ i- @% ~( ]& H  -拇指和调试状态
$ |- S3 `1 @. r, [# t
& N. h& K. L0 g, B$ k' H( |; u  -可中断性-持续的LDM/STM,低中断延迟的PUSH/POP$ X  `! F8 R! X7 d

6 o( S, @2 ~0 b, O1 b  -低延迟中断服务例程(ISR)的自动处理器状态保存与恢复
& X1 f+ d: `5 l) i" {/ V' c4 ^8 E! r. ]! s/ R2 J
嵌套矢量中断控制器
- ^) b, R/ {4 C. C/ G# x, ?$ H$ ], y' v! v& x
  -26次外部中断) q/ Y4 H& \, r" D  }
: B# c3 O( S8 w" ^2 }9 g" ^
  -32级中断优先级' ]! N2 B1 K  h; n( t

9 J+ N5 C. _1 o" Y3 t( H  B 1 A0 @. _, u( ?0 t9 ^# T

+ y* J" M4 }2 q" K$ I, _, B5 ^: gClock & Power Management
" v4 G0 \8 ~  j, G, J' s
8 X) J7 O1 e4 `' s4 V/ |单片锁相环,系统主时钟可以是锁相环时钟,也可以是occ输入时钟。3 d9 W* L! P4 m# k
% j9 e) _" |( j$ t+ W4 _
支持不同的主时钟和内部AHB总线时钟比:1:1, 1:2, 1:3, 1:4, up to 1:8 modes
1 [* A- _9 z1 F: l: j% _# N# D0 N9 ?# n5 G
支持不同的AHB总线时钟和ARM系统时钟比率: 1:2, 1:3, 1:4, up to 1:8 modes4 `+ Y& ]3 F* g) W" {1 L, E+ V
2 u4 D+ A. j1 H8 {/ T+ L) G
支持不同的AHB总线时钟和ARM APB总线时钟比: 1:1, 1:2, 1:3 and 1:4 mode
- \1 l9 ?" e, E8 y
) u" V3 e1 b( EARM核的100 MHz最大频率9 z8 K! V- j0 i: l+ R4 C
5 \1 C( Y/ u6 r& n2 W) D
! h+ r% x0 ~4 x0 ?8 X% V
Hardware Accelerator for MP3 decode$ i% J& C, w: g/ e9 e- J0 D
, m$ h' ?- G# V# H. d
MP3 imdct 36计算模块" J" w! q5 M  A( u" R/ O

$ q$ T3 i5 ]% {4 y+ }- x' w0 LMP3子带合成模块
5 Q5 N+ {9 ]) f* _# v' ~' e' T. d
. v$ G4 z. O) f& W6 P! A# K) k& T' q  V( u
Memory InteRFace
$ |9 R% S" v+ n8 @. d$ L
" o9 s; y- z$ {- l外部存储器控制器8 O: Y( H  Y( d% \2 X9 g

0 q3 H, |  k0 y; ]% Y2 P- K* r2 {  -支持4芯片选择NAND闪存. K$ G1 y* u! H5 n! t/ o" |! ]; Q" S

3 ?  j% P8 [0 @, ]  -支持24/40/60位ECC纠错) I0 u# Q5 V7 r& ^
8 m/ S7 G0 z$ O. P1 P
  -支持8位数据宽度到外部NAND
1 N+ S/ e# U% q: R# b  o
( a( B7 _; X3 i  PSD/MMC控制器
" d& i$ a" i* ?. e
' f2 x' V4 I2 C; K" u) D( C# W  -SD/MMC SPI模式/1位模式/4位模式& \2 V6 \6 t/ r/ Y

: u: V5 \$ s; |& M: G  -支持多媒体卡规范4.41版9 T' F& ^/ j, y. Y; M2 S2 k

+ p- s& O8 v. A& x( h+ h( {  -支持SD存储卡规范3.0版
8 G; a- `* H, J/ G" Y8 _# h: M9 T+ z. r) ^1 [2 f2 w. e( k  D) @
  -支持安全数字I/O(SDIO Version3.0)0 G9 P/ `# E3 U
% G- l3 v* K, ^% \
  -卡时钟速率达到pclk,在scu块中用8位预刻度寄存器重新调整sd/mmc时钟(Pclk)。2 q8 ]+ B5 ~1 c" I9 i6 B! ~

0 Y2 h3 b; O& }7 W9 v- C" A3 d, C1 z* s2 _
VIDEO interface% d9 R( `. [% U- H4 q

2 h9 I$ @9 d: z) \/ o: o" o& o8 o液晶控制器8 v8 D& W0 k1 g7 q; X; }) z, v
8 g8 |8 A* X) r, K. k
  -兼容单片机液晶面板
- J: Z: G3 h$ j1 B$ J0 O' h0 ?5 ?/ I0 ?9 x0 d3 R
  -最多8条lcd数据输出总线+ p. Q( K8 V3 `( ?. s

/ P5 R- J$ M% y, N8 f" O4 L% C9 \2 [- f/ i, S% F1 e
DMA Controller& x3 S* T" h- p% R  L9 n
$ C, i: a' r( C" Q  i
芯片中的DMA控制器
3 W' l1 ]* E+ W9 V  S- g# `% ?3 V  ?* {4 V, @( l, B) q5 W
  -支持3个DMA通道,7个外部请求
" |" X% K6 w0 o/ j/ L& z" k7 z4 j
8 o% K. ?/ k: K7 h8 Q  @  -支持增量和固定寻址模式% G# z7 |# r, U3 Y

8 U: M5 N1 Q  [' i  -支持硬件和软件触发DMA传输模式
3 k" ~6 z  t: |% f& v' t* f% u" j# [# Z& Z# o1 J
  -支持错误中断,传输-完全中断0 s; @% l+ p  R9 Y3 H4 j/ e

# \6 P* ]* {; ~  e# C! ]3 D  -当传输数据与源突发不一致时,最后的数据将以单次突发方式传输。! z4 I! c" S7 ]8 O* q" R

; d( ^3 \) o2 E6 o- E  -支持可配置信道优先级+ s/ t1 D" K2 j! h3 E9 p

$ p0 @! y/ s- a% C5 u
# o  w2 t' ?* I5 v7 o9 [5 zUSB interface" s! R, ?  b" O# O/ Y

. D! Z1 r& Q; ?USB2.0OTG控制器与PHY- Y# @; g) o- q# k! x3 D( _

/ {7 v) S6 Q& }( A3 E# R在高速和全速模式下运行。: a3 S5 v1 W- @4 J6 [) X* X) A  B

: B1 a& i# O, l2 h7 P/ r, O( r2 u4 j支持会话请求协议(SRP)和主机协商协议(HNP)# e( U/ _- r# @0 h" f: C) y! m
( T* R, V: F- Q. M" @! q2 X: v6 [
支持6个端点,一个控制端点,两个输入/输出端点,一个IN端点( ^1 k8 Y/ v, [  [5 N
  W9 ?* ]7 |8 ^  C# f
支持主机模式下的4个通道,支持大容量传输
" n& C6 T* @6 ~) a' @) }
* k0 U" k: {4 K' C" R6 X! F- v9 }) n3 `$ j  j5 F
Low speed Peripheral interface* ^  ?6 Q# L# L3 l, r8 K+ U
9 g, w/ U( x8 V2 Q' s5 d# o# l
I2C控制器1 G! ?4 @$ c5 t7 B7 x1 O8 j

1 \6 @* t6 ^! I9 y  -支持I2C总线的主从模式
* v1 K* X5 x* s: l' |" x) k3 v
% A- k, e3 m/ E  -软件可编程时钟频率和传输速率在标准模式下高达100 Kbit/s,在快速模式下高达400 Kbit/s) {& L% S: @# M
9 I! v7 z- s7 m2 a
  -支持7位和10位寻址模式。
( C) v! g! M  W* n7 H5 l; y( u. F& n1 t" \  e
I2S9 j5 S# ^2 J6 `6 M- i6 u

$ ~" G4 z) y# w' H. U7 ]8 K- ~# K支持单声道/立体声音频文件
% [  J3 t; p4 f- S! H9 ^5 c, J* b9 p4 Z7 f9 n# I$ n
支持音频分辨率:8,16位
3 L* Z3 }( @, D& R2 `4 m/ H% o1 `/ x
支持8 KHz到48 kHz的音频采样率
* I2 w1 u5 @4 P$ j9 {6 L% H) x  C4 g1 M. [5 O+ i
支持i2S左对齐和右对齐的数字串行数据格式
  }0 ]8 u$ u5 ^: n& o
/ F# m! \( i; ]PWM
3 ~8 s& J5 z2 ^
* w9 X& ^7 u; S1 p+ J3通道内置16位定时器1 }4 j. R$ S. U1 \, _: t

  Z" X* T" P! v2 H  T0~100%占空比PWM信号产生, W, s: s5 T6 |: @# P. [
: n3 Z. X! R1 H# M
在scu块中使用8位预比例尺寄存器重新调整计数时钟(PCLK)
# Z. Y& ~, p, d, i" S# A+ B: Y3 S3 ^! L6 s
SPI master
- {5 C6 [3 Q* g" j" y4 @1 I% k/ G6 [
- i2 \0 D/ `& B5 Z* J串行-主操作-启用与串行-从外围设备的串行通信
  X3 `9 b9 X3 m3 ?1 i. E. w
% ]7 f6 i5 b: R& p2 J4 vDMA控制器接口-使用握手接口实现DMA控制器的接口,用于传输请求# r' L- j4 b) P1 S

/ Q8 K' A% `3 i- M支持中断接口,独立屏蔽中断控制器
  }3 [1 v. ?5 D8 {( O) ]3 t# S$ _* D; q1 p: F6 b9 q
一条硬件从选择线! u& g+ u$ J1 T! {
7 ~6 @+ m/ p7 i; I% v  K
数据传输串行比特率的动态控制3 z: l; c7 Q+ B! t
" j  r2 u% i6 u  v7 p
GPIO
. z0 Z$ q) ?* X, q$ X9 S9 n
$ z* Z! L" \9 w$ D5 l5 t  b8 ^支持28个单独可编程的输入/输出引脚
6 @" h# g8 w# q6 V+ t2 E2 n( U8 V5 J; C9 p4 I! Y
具有外部中断能力的28个GPO' {/ E4 ~9 S% v' r. R

4 l1 j' m5 m, q" Q/ cTimer
0 E; u3 R8 ~# |( s. }9 I' Z8 J( V+ }: ]- t2 v; g( ]% I0 i
内置24位定时器模块
: L' @6 o8 `/ }) b* a3 M3 v
% d, J0 F$ c: J3 n# o支持两种操作模8 E# c/ M9 X. V

/ m* C5 i# P( v. o* I9 B3 yUart; G% i9 G; t9 V# L% X2 @6 u

2 N- d' o4 E% l3 qAmba apb接口-允许轻松集成到amba 2实现的可综合组件中。
9 U9 C3 O/ }3 L* w( U3 B
4 U( h! s; z( }' oDMA控制器接口-使用握手接口在AMBA总线上启用DMA控制器的接口,用于传输请求: R8 n/ j/ v! `2 y
9 V, j' c" p5 D% B( P( u* C
支持中断接口以中断控制器
- B4 J$ s; }, `: a3 K0 ^: [  q6 X% n7 A2 U" r7 S$ B) e
+ t# _- M. `# b: S
Analog IP interface) S  w7 M& H6 L4 T: C, R
( j$ t/ d/ Q3 a) C
 AUDIO-DAC! a9 ^' F: h" \0 Y/ S! X6 N- M: O. L

3 E9 T& ~# ~; J. D3 r! G   -带耳机放大器的24位音频DAC
, ?' ~6 |- T$ l, E& u3 k: E+ ~' |7 f% R* U
   -超低静电
8 x" q0 ~5 d& k+ H8 l3 L. F; ]6 W2 V, [4 D( m; {% A
   -无POP噪声
) o, D3 H& N' `  i9 e6 Y3 V. H. W/ [9 j- Q7 \
  -高效率G级耳机放大器
  N( C. U2 ]5 Q0 b7 D3 V) p: ]+ [, b. V% }
   -异步采用不同采样率
* Q7 Q. s4 x. ^) D% x& }9 }
7 n8 i* }/ d. ?5 L6 ]. J! c% oMIC amplifier
% Q' ~/ u% ~5 U
& H, j3 J; z) v: K20 dB低噪声升压放大器: T/ y7 |! V* i4 E

. o8 [/ {7 f8 }2 O7 p3 o6 ]5 l- ^用于MIC输入的低噪声程控放大器4 t7 E/ o: N% |$ f" n( M
8 z0 Z4 l0 z. q3 T% w
ADC Converter; w8 S( [' F2 n0 ~% w8 S1 d! b

  ~0 [5 L" M0 M' m( ^4通道单端10位1 msps逐次逼近寄存器模拟数字转换器
! D$ j/ }; k3 ]* f8 t6 a' r: l/ j" ]5 x9 G/ J
DCDC
$ k" h: G6 @3 ]' @; b. ~& u
- [1 K) [! h" @1.2V默认输出电压设置
& F! {7 X+ W1 d! `
# \- I  \3 W  l4 |# i5 }1 q电流模式内补偿控制
9 @# g( q2 u# k. r# |3 z  z: Q  w) \: [& l# p' I
100 mA峰值输出电流
% w7 U8 G" B  @9 U! k6 ^0 w* Q3 D9 a4 }) m+ I/ v
强制PWM操作
1 n1 D8 O5 m: f/ w
. c$ x) T  k1 C9 |可调输出电压
0 B0 H2 ]! {5 ^$ j% v
' e$ F" J: v  K7 z0 Q5 ^1.2MHz工作频率
0 t" i8 ]% q4 t8 g5 P. i3 y* e  D1 q5 I: D
集成cout放电开关7 q1 _3 b. y) r
  S  T/ y1 m; z4 P! f) Y
本文节选自RKnanoC datasheet资料 .
0 q6 Q3 U. o6 V3 y0 _6 A7 p: H2 n

9 ]" T5 F3 _  P! e6 a( Y9 o# ~; W5 B2 o' S/ ~/ ]

& o: S% m: K. `! i5 c
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 12:58 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表