找回密码
 注册
关于网站域名变更的通知
查看: 358|回复: 1
打印 上一主题 下一主题

共模抑止比(CMRR)和电源抑止比(PSRR)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-12-4 10:18 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
为什么信号频率增加,共模抑止比(CMRR)和电源抑止比(PSRR)就会下降呢? % \# R/ j! c/ f; ~+ Z9 A% Q6 ?2 E
% s. O% K! @0 d* H3 [8 ^3 ?+ i6 I
(1) 提供共模和电源抑制比性能的电路结构是恒流源,即差分放大器共源(对于 MOS 电路)或共射(对于双 极电路)结点的恒流源,或作为放大器负载的恒流源。这些恒流源中的晶体管或 MOS 管的参数会随着信号 频率的升高而变化,引起恒流作用的劣化和内阻的降低,甚至引起相位失真,使抑制比下降。如果这些恒流 源都用电阻替代有源电路,就不会太受频率的影响,但是其抑制比参数和增益也不会很高。
0 ^% D" m- ?" _5 Y$ z* n9 Q (2) 将问题反过来,首先区分出 CMRR 和 PSRR 的影响因素,就会明白其中有一个就是频率问题。 : p  d+ o* G; o. \  q+ j

% w  L& v4 E& m" I6 ]4 l/ r" {. g
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 14:59 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表