找回密码
 注册
关于网站域名变更的通知
查看: 2714|回复: 12
打印 上一主题 下一主题

74ls112怎么有时上升沿触发,有时下降沿触发

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-12-5 11:05 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
j=0,k=1,有时脉冲上升沿就会触发,有时下降沿触发,请问是哪里的问题( R) S+ V8 C1 F! c

微信图片_20191205110313.jpg (66.49 KB, 下载次数: 0)

微信图片_20191205110313.jpg

微信图片_20191205110324.jpg (68.95 KB, 下载次数: 0)

微信图片_20191205110324.jpg

该用户从未签到

2#
 楼主| 发表于 2019-12-5 11:18 | 只看该作者
蓝色的是74ls112的输出,黄色的是触发脉冲
  • TA的每日心情
    奋斗
    2020-4-9 15:05
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    3#
    发表于 2019-12-5 11:41 | 只看该作者
    PR和CLR是怎么接的?能看下你的电路图吗?另外电路是PCB还是面包板搭的?看是不是干扰造成的咯

    点评

    是面包板,不是pcb  详情 回复 发表于 2019-12-5 13:34
    这是我的电路图  详情 回复 发表于 2019-12-5 13:33

    该用户从未签到

    4#
     楼主| 发表于 2019-12-5 13:33 | 只看该作者
    topwon 发表于 2019-12-5 11:41" f; _/ b$ h* m; p. W( y
    PR和CLR是怎么接的?能看下你的电路图吗?另外电路是PCB还是面包板搭的?看是不是干扰造成的咯
    " m* g* D) L) Q4 B8 o' T0 x! b
    这是我的电路图& [8 ?. F7 X& W5 w% N2 A

    123.png (146.21 KB, 下载次数: 0)

    123.png

    该用户从未签到

    5#
     楼主| 发表于 2019-12-5 13:34 | 只看该作者
    topwon 发表于 2019-12-5 11:41
    1 e7 p2 y! y& MPR和CLR是怎么接的?能看下你的电路图吗?另外电路是PCB还是面包板搭的?看是不是干扰造成的咯
      W$ _5 s4 |# G+ {8 ]0 r$ H, ^, A, Y& E
    是面包板,不是pcb
    7 ?5 w0 g: h; q) j; L3 h

    点评

    芯片的电源引脚到地之间加了多大的去耦电容,位置是不是靠近管脚放置了?面包板的连线是否规则有序,避开了芯片上方飞线?  详情 回复 发表于 2019-12-5 14:30
  • TA的每日心情
    奋斗
    2020-4-9 15:05
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    6#
    发表于 2019-12-5 14:30 | 只看该作者
    保卫头发 发表于 2019-12-5 13:34# \+ m% g+ ?+ H5 y1 S: r
    是面包板,不是pcb

    $ d. q5 O5 t2 Q# _7 P0 A芯片的电源引脚到地之间加了多大的去耦电容,位置是不是靠近管脚放置了?面包板的连线是否规则有序,避开了芯片上方飞线?
    5 g5 X9 \( j8 R  H% _% |6 [' x) S" k2 n$ H# V

    点评

    没有加去耦电容  详情 回复 发表于 2020-5-31 11:28

    该用户从未签到

    8#
    发表于 2020-1-30 15:10 | 只看该作者
    • S1 斷開時,Clock 是空接,輸入管腳處於不確定狀態(Undefined State)。
    • 按鍵或開關都會有彈跳Bounce)現象,宜設計去彈跳Debouce)電路消除。
      " M) c- C; p+ E9 M& S" k
    , \8 a: S# p3 P2 Y2 j/ O/ V

    * ?) s" U& z7 l& e

    点评

    CLK信号我在测试中用的信号发生器给了一个方波,但是还是不行,会有上升沿触发的问题  发表于 2020-5-31 11:27

    该用户从未签到

    9#
     楼主| 发表于 2020-5-31 11:28 | 只看该作者
    topwon 发表于 2019-12-5 14:30! [8 v* {0 S% ?7 u
    芯片的电源引脚到地之间加了多大的去耦电容,位置是不是靠近管脚放置了?面包板的连线是否规则有序,避开 ...
    # x9 r, t$ v! J2 H5 N
    没有加去耦电容
    ; P' W  d7 p+ Q7 H0 ~
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-11 20:01 , Processed in 0.156250 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表