找回密码
 注册
关于网站域名变更的通知
查看: 1435|回复: 4
打印 上一主题 下一主题

时序疑问

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-9-29 10:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近在看一些时序方面的资料,可分析时序图时还是有些疑问,具体请看附件时序图“1.jpg”及相应逻辑图“2.jpg“,请大家帮忙一起看看,谢谢。7 {8 W/ ?+ Q, R3 M% \) I" V; q
疑问:* z$ A. X, C9 k6 s
1.图中TDCO是指什么时间,是指我们通常所说的CLK到DCO的TCO时间吗?
6 ~" K0 K8 w7 `" W& q3 [2 a, i2.我写了一下它的相关时序方程:(不知是否正确)
& Z' |* y/ u) ~4 O+ g7 V: ^$ I  Tsu_mg=Tcycle+Tdco_max+Tft_dco_max-Tpd_max-Tft_data_max-Tsu  
/ t8 g& X. m) E" P- D& v: o. {; n  Thold_mg=Tpd_min+Tft_data_min-Tdco_min-Tft_dco_min-Thold           ) _0 e) j% j/ D9 Q8 g9 l
(其中Tsu_mg为建立时间裕量,Tcycle为DCO的周期,Tft_dco_max为DCO的最大飞行时间,Tft_data_max为DATA的最大飞行时间,
) R: k* {7 Y2 t1 J4 ? Tsu为建立时间,Thold_mg为保持时间裕量,Thold为保持时间)
' I: O7 F7 j( f2 E; s7 N3.用SQ仿真时,可以得到Tft_dco_max对应为DCO的settledelay的最大值,Tft_data_max对应为DATA的settledelay的最大值,& ]' j+ ~4 g  z' n  x5 G
  Tft_dco_min对应为DCO的switchdelay的最小值,Tft_data_min对应为DATA的switchdelay的最小值.

1.JPG (64.88 KB, 下载次数: 4)

1.JPG

2.JPG (11.45 KB, 下载次数: 2)

2.JPG

该用户从未签到

2#
发表于 2009-9-29 11:47 | 只看该作者
1)是的,从时序图中看出,Data的Tco为图中的Tpd,DCO的Tco为图中的Tdco( [2 Q: S7 t% W3 A
2)时序裕量计算公式,此时序图可以理解成内部时钟系统,它与外部共同时钟的区别只是取消了原本clk两条支路中的一个支路,你的计算公式整体上是正确的,但要为了考虑裕量的最恶劣情况,做如下修正& H" N4 p8 A- T9 b6 c: y
Tsu_mg=Tcycle+Tdco_min+Tft_dco_min-Tpd_max-Tft_data_max-Tsu4 a. U1 n6 Z) i; g4 b$ p( {: e
  Thold_mg=Tpd_min+Tft_data_min-Tdco_max-Tft_dco_max-Thold
: L) f+ {. i+ a8 R0 z
3)理解非常正确,无论是Data抑或是DCO信号在驱动端都是以CLK为基准的,即便后者也是时钟信号(准确的说应该是采样信号)

该用户从未签到

3#
 楼主| 发表于 2009-9-29 14:57 | 只看该作者
本帖最后由 yingjuan 于 2009-9-29 15:45 编辑 6 l' K# `# |, u6 P2 Y; e
1 z8 e- E4 {5 B- H7 x2 V
非常感谢楼上的回复。因为都是自己一个人在摸索,所以有很多方面还是比较模糊。
. o3 }- D. m7 _! i我刚才继续分析的时候又有个疑问,那就是建立时间裕量中Tcycle这个参数是怎么来的。一下理解不知道是否正确。
) C9 N8 a6 l4 u  O- J0 p/ Y1.从参考资料(4.jpg)来分析看的话,这个Tcycle的参数相当于参考时序图中的Tdelay参数,为数据和DCO在芯片内部的延时。" A, @" G, |! Y, P. {
2.时序图中我所标注的时间段即为Tdelay(请见修改后的时序图“3.jpg”),即3个时钟周期,也就是DATASHEET资料中的“OUT-OF-RANGE RECOVERY  3   Cycles ”,那么如此来看的话,时序裕量计算公式应该是如下:+ y5 m- s# H2 d& [$ _6 e
Tsu_mg=3Tcycle+Tdco_min+Tft_dco_min-Tpd_max-Tft_data_max-Tsu
2 M  ^! U* i6 @) V8 D+ {9 jThold_mg=3Tcycle+Tpd_min+Tft_data_min-Tdco_max-Tft_dco_max-Thold

3.JPG (108.91 KB, 下载次数: 1)

3.JPG

4.JPG (57.28 KB, 下载次数: 1)

4.JPG

该用户从未签到

4#
发表于 2009-9-29 16:08 | 只看该作者
本帖最后由 袁荣盛 于 2009-9-29 16:23 编辑
5 D0 |- Q9 g& i
6 g; x* S) ^7 j; M6 n能否上传数据手册或者告知器件料号
7 h) m9 Q0 k8 t7 T我想仔细看看再下结论
3 U$ v4 O% Z, z2 z, E" C9 m我的第一帖是按照共同时钟的角度来分析时序问题的% Y% R! f$ f; `1 ?
事实上,如果源同步的延时是一个周期的话,可以用共同时钟来替代分析,这样比较简单
4 I% v; h/ }) e  ^
4 U0 F" C: q2 K但现在你提出的3倍延迟,我仔细看了下图3中并不是3倍周期延迟,而是3.5倍
0 d, W4 U; r0 z" MDCO信号在CLK信号的下降沿触发& Y0 G4 Y! `0 m( n
所以究竟是否是3倍周期延时有待证实
+ M+ c9 s9 v8 V个人觉得有可能是0.5个周期延迟- y4 ?% M3 C" K! W- y. A0 S
那个out of range recovery time和时序计算应该没有关系

该用户从未签到

5#
 楼主| 发表于 2009-9-29 17:01 | 只看该作者
芯片型号为AD6655,由于附件比较大,不方便上传,请需要了解相关资料的朋友直接在analog网站查询,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-31 06:32 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表