找回密码
 注册
关于网站域名变更的通知
查看: 1394|回复: 4
打印 上一主题 下一主题

时序疑问

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-9-29 10:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近在看一些时序方面的资料,可分析时序图时还是有些疑问,具体请看附件时序图“1.jpg”及相应逻辑图“2.jpg“,请大家帮忙一起看看,谢谢。) d+ {, f: S0 V9 `
疑问:
+ [  J' a# Q3 z3 v5 L8 U" [- L) h1.图中TDCO是指什么时间,是指我们通常所说的CLK到DCO的TCO时间吗?9 j) x6 w! H3 ?" ?6 U( Z  }
2.我写了一下它的相关时序方程:(不知是否正确)8 J2 Z2 f" c. k/ n8 h3 q
  Tsu_mg=Tcycle+Tdco_max+Tft_dco_max-Tpd_max-Tft_data_max-Tsu  - i- |5 ?4 x( U0 P
  Thold_mg=Tpd_min+Tft_data_min-Tdco_min-Tft_dco_min-Thold           
+ U" ^2 D2 @% s(其中Tsu_mg为建立时间裕量,Tcycle为DCO的周期,Tft_dco_max为DCO的最大飞行时间,Tft_data_max为DATA的最大飞行时间,0 E4 p- @9 A$ B- v# g9 F
Tsu为建立时间,Thold_mg为保持时间裕量,Thold为保持时间)
3 o( K& [/ E9 s6 t; k% J3.用SQ仿真时,可以得到Tft_dco_max对应为DCO的settledelay的最大值,Tft_data_max对应为DATA的settledelay的最大值," A% x3 b! c# b9 r
  Tft_dco_min对应为DCO的switchdelay的最小值,Tft_data_min对应为DATA的switchdelay的最小值.

1.JPG (64.88 KB, 下载次数: 2)

1.JPG

2.JPG (11.45 KB, 下载次数: 1)

2.JPG

该用户从未签到

2#
发表于 2009-9-29 11:47 | 只看该作者
1)是的,从时序图中看出,Data的Tco为图中的Tpd,DCO的Tco为图中的Tdco$ i, r9 u  Q3 Q  `) X
2)时序裕量计算公式,此时序图可以理解成内部时钟系统,它与外部共同时钟的区别只是取消了原本clk两条支路中的一个支路,你的计算公式整体上是正确的,但要为了考虑裕量的最恶劣情况,做如下修正
; i. a: a# [% K3 o7 [$ k2 X Tsu_mg=Tcycle+Tdco_min+Tft_dco_min-Tpd_max-Tft_data_max-Tsu2 q8 Y4 `0 `" ~* q% d. F
  Thold_mg=Tpd_min+Tft_data_min-Tdco_max-Tft_dco_max-Thold

  U$ g1 I: [" }1 i( d% c3)理解非常正确,无论是Data抑或是DCO信号在驱动端都是以CLK为基准的,即便后者也是时钟信号(准确的说应该是采样信号)

该用户从未签到

3#
 楼主| 发表于 2009-9-29 14:57 | 只看该作者
本帖最后由 yingjuan 于 2009-9-29 15:45 编辑 " P0 a; M. t$ I( }
& G# {$ _) @# P( I" _7 h9 X6 R( v
非常感谢楼上的回复。因为都是自己一个人在摸索,所以有很多方面还是比较模糊。
+ e$ H  R: t+ g0 X# _我刚才继续分析的时候又有个疑问,那就是建立时间裕量中Tcycle这个参数是怎么来的。一下理解不知道是否正确。' k6 w3 F; d+ W, F! U1 @+ [% t
1.从参考资料(4.jpg)来分析看的话,这个Tcycle的参数相当于参考时序图中的Tdelay参数,为数据和DCO在芯片内部的延时。2 a2 `- u! w1 j; W* {0 x
2.时序图中我所标注的时间段即为Tdelay(请见修改后的时序图“3.jpg”),即3个时钟周期,也就是DATASHEET资料中的“OUT-OF-RANGE RECOVERY  3   Cycles ”,那么如此来看的话,时序裕量计算公式应该是如下:
. F/ p& y& F3 c, F. @Tsu_mg=3Tcycle+Tdco_min+Tft_dco_min-Tpd_max-Tft_data_max-Tsu- k6 y7 f5 t% \2 a* ]
Thold_mg=3Tcycle+Tpd_min+Tft_data_min-Tdco_max-Tft_dco_max-Thold

3.JPG (108.91 KB, 下载次数: 0)

3.JPG

4.JPG (57.28 KB, 下载次数: 0)

4.JPG

该用户从未签到

4#
发表于 2009-9-29 16:08 | 只看该作者
本帖最后由 袁荣盛 于 2009-9-29 16:23 编辑 ' S7 z0 ?8 e+ }1 N9 ]/ k

2 B' W2 I1 k6 E9 H能否上传数据手册或者告知器件料号
0 I6 Y1 y2 g+ b  r) _: n! ~: J我想仔细看看再下结论6 S9 q3 Q0 M( {7 z, _" k
我的第一帖是按照共同时钟的角度来分析时序问题的% t! e; n$ t6 l7 H6 D/ A  ?( {
事实上,如果源同步的延时是一个周期的话,可以用共同时钟来替代分析,这样比较简单
; l5 N  M0 [6 R8 Q/ N4 W* l( z# K( k- x; w
但现在你提出的3倍延迟,我仔细看了下图3中并不是3倍周期延迟,而是3.5倍* X0 \1 a1 L7 ?) J' n
DCO信号在CLK信号的下降沿触发
4 @+ I" {6 X  R/ h所以究竟是否是3倍周期延时有待证实
5 Y7 F, a6 I6 {: B. A+ V. `个人觉得有可能是0.5个周期延迟
  u$ u4 c# E& M( r$ _+ x0 l, _) a那个out of range recovery time和时序计算应该没有关系

该用户从未签到

5#
 楼主| 发表于 2009-9-29 17:01 | 只看该作者
芯片型号为AD6655,由于附件比较大,不方便上传,请需要了解相关资料的朋友直接在analog网站查询,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-30 18:26 , Processed in 0.093750 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表