找回密码
 注册
关于网站域名变更的通知
查看: 457|回复: 0
打印 上一主题 下一主题

【教程】以AR8031 为例解读sgmii的PHY芯片(实用版)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-12-26 15:54 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
【教程】以AR8031 为例解读sgmii的PHY芯片(实用版)
* Q: v3 q5 q6 H+ z. J
作者:纳兰公子

9 W( y+ j% J, b8 T
本文为明德扬原创文章,转载请注明出处!
        在之前的文章中我们对sgmii的数据协议进行了解析,那么本篇我们说一下sgmii的PHY芯片的硬件电路,其电路图如下所示。
       上面电路图中的电路电源和地我们就不说了。现在结合数据芯片手册来说说AR8031。
( d" z- e5 b+ p! d$ @
       AR8031支持两种模式RGMII模式和SGMII模式,也就是说有两种模式的设计,请参考数据手册的第13页。

: k5 c8 c6 u  P3 |" B! S
一、 Mode模式确定
# l- n4 K6 U  [9 d8 ~

/ D# S7 q6 y6 Q% U
由以上的信息我们可以确定的Sgmii模式是怎么样设计的,如下图所示:

7 c7 ^+ [- S3 r8 W

  |  f! ^! L8 T
Mode设计为0001,连接FPGA的高速Serdes接口SIN/SIP 和 SON/SOP要经过去耦电容,滤除直流。
1 @9 K9 p4 d2 ^+ H
二、地址确定
' `2 F8 y' z" W" i- K
通常以太网PHY芯片都是可以进行寄存器设计的,那么在设计的过程中PHY芯片是有地址的,我们看一下PHY的地址的设计,先看一下数据手册,如下图所示:

' D* \' e) A& y- |$ C6 m

7 j! W) Q5 C$ Q; ~9 q3 O
PHY芯片的地址的高两位是00,然后是RXD0, RXD1 ,LED_ACT是由用户自行定义的,在这里我们可以设计如下:
" ?+ a8 P* n3 |
设计的PHY芯片的地址如下图所示:
0 E2 \+ ]: L" A. C
4 ]" P/ U# K, X+ ]
三、PHY芯片的寄存器设计
6 c" n( q3 R4 ?. n) j3 w
如何进行PHY芯片的寄存器的设计,主要是通过mdc和mdio进行设计
2 p; j. V; E" _6 o2 r7 O
如果要进行mdc和mdio的程序设计,请参考数据手册的24页,如下图所示:
5 j8 _' p4 V1 r0 R/ I* M) {
下图为mdc和mdio的建立和保持时间:

3 c. F% I4 ~' ]# T
$ ]- C, E6 h$ U) C
Table2-6主要是mdc和mdio要进行多少位的设计,如需要源码的话,可访问明德扬官方淘宝搜索。
$ \& p- o2 ^6 c. \' Q/ Q6 T6 p) R
以上就是对AR8031设置sgmii的主要硬件电路详解,更多相关知识可以在评论中与我进行讨论!

' h& n0 n: D( Z! O+ Q! j/ e5 B# h( d* _: v, Q: O6 r
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 03:27 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表