EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
【教程】以AR8031 为例解读sgmii的PHY芯片(实用版)
5 q1 @% h" m) X, F3 d- v* y8 S作者:纳兰公子
# `6 j4 w+ T& ^本文为明德扬原创文章,转载请注明出处! 在之前的文章中我们对sgmii的数据协议进行了解析,那么本篇我们说一下sgmii的PHY芯片的硬件电路,其电路图如下所示。 上面电路图中的电路电源和地我们就不说了。现在结合数据芯片手册来说说AR8031。
1 m; ]2 V% r, G% ]! a+ q. ^ AR8031支持两种模式RGMII模式和SGMII模式,也就是说有两种模式的设计,请参考数据手册的第13页。
# I, W6 R0 c9 O) N& A0 T+ X一、 Mode模式确定 ' S; s5 g/ d: s( Z
4 m: b7 I, R6 i( Y6 Q4 y4 ^由以上的信息我们可以确定的Sgmii模式是怎么样设计的,如下图所示:
, @1 q7 }# V8 S. ?; U! G/ f" F% P- m2 a. W2 N1 N X5 [6 G
Mode设计为0001,连接FPGA的高速Serdes接口SIN/SIP 和 SON/SOP要经过去耦电容,滤除直流。
% a5 s1 x/ F( ]9 ]二、地址确定 - g. U5 U2 E/ y$ j8 o7 B+ w
通常以太网PHY芯片都是可以进行寄存器设计的,那么在设计的过程中PHY芯片是有地址的,我们看一下PHY的地址的设计,先看一下数据手册,如下图所示: / Y2 N/ I: v) ~. S) Y8 {+ ?: r
! }7 ` E0 n) }! ]) }0 |
PHY芯片的地址的高两位是00,然后是RXD0, RXD1 ,LED_ACT是由用户自行定义的,在这里我们可以设计如下: " _0 P) Q0 M, G& s& F% }2 I+ F+ E
设计的PHY芯片的地址如下图所示: / R* e' ^6 k$ z r2 U
& ?: N+ s5 N* N1 y- v4 C
三、PHY芯片的寄存器设计 4 y. ~1 h: g9 X/ R8 J2 T7 B
如何进行PHY芯片的寄存器的设计,主要是通过mdc和mdio进行设计 % d5 d" A6 [4 c; A }
如果要进行mdc和mdio的程序设计,请参考数据手册的24页,如下图所示: 3 O. Q1 R! D$ _2 ^
下图为mdc和mdio的建立和保持时间:
* y. H- [) i7 t1 u7 V' |% B
, u6 a# ~ [) z5 [! sTable2-6主要是mdc和mdio要进行多少位的设计,如需要源码的话,可访问明德扬官方淘宝搜索。 4 g7 h2 m" x: `5 B" y' K1 L
以上就是对AR8031设置sgmii的主要硬件电路详解,更多相关知识可以在评论中与我进行讨论!
a1 N+ L. h$ X4 \ X0 ]6 X
. j: t8 X) m3 g" S" t3 v |