找回密码
 注册
查看: 490|回复: 2
打印 上一主题 下一主题

关于阻抗线参考

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-12-30 18:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
例如ddr2,叠层top gnd2 S3 S4 pow5 bottom,S3和S4必然走50欧姆单端和100欧姆差分,那么例如S3走了clk100欧姆差分线,完整的参考只有gnd2层,在S4没有参考或者有部分电源平面切夸分割,这样阻抗是不是很难计算了,阻抗是否也就不连续了。

该用户从未签到

2#
发表于 2019-12-31 10:21 | 只看该作者
制造端这块的建议是不要在S4铺参考铜,S3/S4两层信号层直接参考L2和L5.L2和L5的参考面尽量完整.

点评

估计最后也只是成本和性能的一个取舍哈  详情 回复 发表于 2019-12-31 11:12

该用户从未签到

3#
 楼主| 发表于 2019-12-31 11:12 | 只看该作者
JeffreyLor 发表于 2019-12-31 10:21* R7 q9 C3 E% f
制造端这块的建议是不要在S4铺参考铜,S3/S4两层信号层直接参考L2和L5.L2和L5的参考面尽量完整.
$ V/ T4 K0 J1 |
估计最后也只是成本和性能的一个取舍哈
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-23 21:01 , Processed in 0.078125 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表