找回密码
 注册
关于网站域名变更的通知
查看: 2828|回复: 3
打印 上一主题 下一主题

求教:关于串联终端匹配和并联终端匹配

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-3-21 01:25 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
求教高手讲解:串联终端匹配和并联终端匹配是怎么会是,并且应用的场合?

该用户从未签到

2#
发表于 2010-3-22 14:04 | 只看该作者
它们的主要目的都是为了减少反射。4 _7 H8 Q* @3 p9 ^7 u& p  Z
串行端接是通过在尽量靠近源端的位置串行插入一个电阻RS(典型10Ω到75Ω)到传输线中来实现的。串
3 ]) P9 @9 p" |, h- C行端接是为了匹配信号源的阻抗,所插入的串行电阻阻值加上驱动源的输出阻抗应大于等于传输线阻抗(轻微过阻尼)。2 j# f, ?" r6 o
并行端接主要是在尽量靠近负载端的位置加上拉和/或下拉阻抗以实现终端的阻抗匹配,根据不同的应用环境,并行端接又可分为以下几种类型:
2 k: F; G3 g5 G  E1简单的并行端接5 j' g) e/ ?8 d' T, J  a
2戴维宁(Thevenin)并行端接5 R, g# w. M  s, y$ o
3 主动并行端接4 p$ }  P9 m" J' z& }
4并行AC端接7 ^& m' j1 J% D% k4 j4 a, e
5 二极管并行端接(肖特基二极管端接)* u' C& P5 y) p: C* t; X
一般来说
/ c5 v+ y1 Q; j" S对于一个CMOS工艺的驱动源,其输出阻抗值较稳定且接近传输线的阻抗值,因此对于CMOS器件使用串行
) ^: w: l$ k/ b8 M' ^6 }端接技术就会获得较好的效果。
2 S* k0 p$ W' c9 p! aTTL工艺的驱动源在输出逻辑高电平和低电平时其输出阻抗有所不同,这时,使用并行戴维宁端接方案则是一种较好的策略。8 e$ P9 J9 C5 v( s5 M# m. n
ECL器件一般都具有很低的输出阻抗,因此,在ECL电路的接收端使用一下拉端接电阻(下拉电平需要根4 i6 t- ]% _) P8 {0 h# q9 g
据实际情况选取)来吸收能量则是ECL电路的通用端接技术。

该用户从未签到

3#
发表于 2010-3-25 15:39 | 只看该作者
本帖最后由 playdad 于 2010-3-25 15:41 编辑 / l. K2 H& m3 B9 U

- b& n# j# d" E) ]1 w3 ?' d1.串联匹配时驱动电流较并联匹配小,因此EMI效果好;2.串联匹配时线路RC常数大,因此会增大边沿时间。在有多个receiver时,并联匹配使用多一些,比如电脑主板的ddr匹配。

该用户从未签到

4#
发表于 2010-3-29 14:41 | 只看该作者
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-31 23:09 , Processed in 0.140625 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表