找回密码
 注册
关于网站域名变更的通知
查看: 784|回复: 9
打印 上一主题 下一主题

[求助类] 工业ARM am335x 核心板一打静电就复位,是什么原因啊?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-3-30 14:17 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
  D% ^/ G6 }/ \4 w& j

8 m& t  W/ C( f  H; O( h# m

6 y) L: _( F$ f4 n  N; T0 I% [  C; y3 G# M# |4 z, l6 O8 E  ~
; |+ X5 a1 U5 S3 T" c

0 v, p$ ?4 F9 Y" ], D3 s6 ^% @- U4 t, j! J0 S

" y- t& s1 t( C9 J2 h0 E9 ]( [

/ L+ B. o" z# L, u0 g

采用如图所示的 linux核心板子  项目目前卡在这了。静电过不去  stm32那部分(其他板子)打静电没问题 。奈何这am335x核心板子  静电打usb上面 板子就重启   最奇怪的是 我把 usb的线全部割断 也就是无任何电器连接  打在usb 上面竟然也会重启...

# i+ P; o1 T: a  |& A+ z. Y

不打静电 可以稳定工作  。主频频率800m。大家有好的修改方法吗?


3 e! x" b  P9 I" m

目前程序已经确定了  主频肯定不能修改了。。 ESD 什么的都加了试了都不行。。还有一个是 我在 核心板子的上空 竟然也会挂。。。有使用这个板子的人吗?论坛有这核心板子卖家的技术支持吗?某尔的核心板子  太不稳定了吧。。先谢过大家了!


) @. [, K+ u0 W: D& L9 r6 E& }7 y

8 G9 K0 M5 i* o; i% Q7 h

6 v# [; s! H) c* F6 z2 @- w6 S6 k- J. _3 E/ F: b

$ R) {5 }5 C5 U7 M1 ~

该用户从未签到

2#
发表于 2020-3-30 15:42 | 只看该作者
地板上的复位引脚割断看看,并且靠近核心板的复位引脚,加个104电容对地。
  • TA的每日心情
    开心
    2019-12-10 15:39
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2020-3-30 15:55 | 只看该作者
    首先,需要看看看看复位引发的原因是什么?软件是否可以观察到复位信号管脚给出的,还是其它什么引发复位? 给断线不代表打USB端口不出现放电,静电枪在放电过程中的辐射也很强呀....所以,这不是本质。本质需要看看引发复位在软件硬件上是否可以观察到。复位管脚可以采用示波器检测然后执行ESD测试看看....

    该用户从未签到

    4#
    发表于 2020-3-31 10:32 | 只看该作者
    楼主,你好。我们公司是国内ESD器件原厂,可免费帮忙整改或远程提供方案建议,威信同号,头像有联系方式,请联系,谢谢
  • TA的每日心情
    开心
    2021-11-9 15:20
  • 签到天数: 12 天

    [LV.3]偶尔看看II

    5#
    发表于 2021-8-11 12:11 | 只看该作者
    楼主,你好:
  • TA的每日心情
    开心
    2021-11-9 15:20
  • 签到天数: 12 天

    [LV.3]偶尔看看II

    6#
    发表于 2021-8-11 12:12 | 只看该作者
    楼主,你好:4 e* x$ h9 d7 L* H# A8 P+ L) K
    1.静电是以共模形式进行干扰,从静电枪到EUT最终回流到参考接底板(静电枪的地接到参考节点板),因此耦合进EUT的方式
    : r! T/ Q3 V. }, `8 ^并非只有USB线,可能是外壳缝隙,可能是电源,可能是GND;
  • TA的每日心情
    开心
    2021-11-9 15:20
  • 签到天数: 12 天

    [LV.3]偶尔看看II

    7#
    发表于 2021-8-11 12:14 | 只看该作者
    2.重点关注还是复位引脚本身,出现这种情况,通常而言,是地平面阻抗太高,导致静电干扰流过地平面时产生地弹,导致复位引脚抖动;
  • TA的每日心情
    开心
    2021-11-9 15:20
  • 签到天数: 12 天

    [LV.3]偶尔看看II

    8#
    发表于 2021-8-11 12:15 | 只看该作者
    3.地平面阻抗高,可能地平面的不完整,缝隙、过孔、裂痕都有可能造成地阻抗变高,通常认为,长宽比小于3、无任何裂痕的地平面是低阻抗

    该用户从未签到

    9#
    发表于 2021-8-11 15:43 | 只看该作者
    这么久解决了吗?

    该用户从未签到

    10#
    发表于 2021-8-11 15:58 | 只看该作者
    哇哇哇哇哇哇哇哇哇哇哇哇哇哇哇哇哇哇哇哇
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-19 00:06 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表