TA的每日心情 | 开心 2019-11-20 15:00 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
数字电路PCB设计中的EMI控制技术 , H9 E- v5 U2 @0 D7 N
6 r) [5 d& s# a
1 EMI 的产生及抑制原理2 c" R( s9 ?" Y' l9 F6 y
+ g8 y' I( t1 R) AEMI 的产生是由于电磁干扰源通过耦合路径将能量传递给敏感系统造成的。它包括经由导线或公共地线的传导、通过空间辐射或通过近场耦合三种基本形式。EMI 的危害表现为降低传输信号质量,对电路或设备造成干扰甚至破坏,使设备不能满足电磁兼容标准所规定的技术指标要求。( P# d" U. b( l% q+ H8 s# S
" M& [- t# w5 u7 k3 L5 \& l) r
为抑制EMI,数字电路的EMI 设计应按下列原则进行:
3 `1 v4 e/ p7 N J* 根据相关EMC/EMI 技术规范,将指标分解到单板电路,分级控制。0 d6 a2 g: \; \* z8 l( ] k
* 从EMI 的三要素即干扰源、能量耦合途径和敏感系统这三个方面来控制,使电路有平坦的频响,保证电路正常、稳定工作。
' ^! t8 |2 f. t' B6 k* 从设备前端设计入手,关注EMC/EMI 设计,降低设计成本。
7 T: A' ?+ F8 {$ C3 A: h) W( `! i+ }3 G/ `0 b
2 数字电路PCB 的EMI 控制技术
1 a# f! l) d* l# \$ O; G8 I) ~) i& C& W: k. K4 P6 t8 _8 g
在处理各种形式的EMI 时,必须具体问题具体分析。在数字电路的PCB 设计中,可以从下列几个方面进行EMI 控制。" ?* L- X/ T6 Y1 G: q# ~5 o2 G
d. R. p* K4 s9 U% t2.1 器件选型
1 j: `2 B( }3 h
2 h _( B, L3 O6 R! b1 y在进行EMI 设计时,首先要考虑选用器件的速率。任何电路,如果把上升时间为5ns 的器件换成上升时间为2.5ns 的器件,EMI 会提高约4倍。EMI 的辐射强度与频率的平方成正比,最高EMI 频率(fknee)也称为EMI 发射带宽,它是信号上升时间而不是信号频率的函数:
9 v. {, X% ]' `; Z3 W9 n9 F. |. o3 G9 B; e/ R0 s7 J' _6 c
fknee =0.35/Tr (其中Tr 为器件的信号上升时间) @ r* m9 H' y) S9 Z9 u
. w- \2 y* Q7 M/ h+ G0 q
这种辐射型EMI 的频率范围为30MHz 到几个GHz,在这个频段上,波长很短,电路板上即使非常短的布线也可能成为发射天线。当EMI 较高时,电路容易丧失正常的功能。因此,在器件选型上,在保证电路性能要求的前提下,应尽量使用低速芯片,采用合适的驱动/接收电路。另外,由于器件的引线管脚都具有寄生电感和寄生电容,因此在高速设计中,器件封装形式对信号的影响也是不可忽视的,因为它也是产生EMI 辐射的重要因素。一般地,贴片器件的寄生参数小于插装器件,BGA 封装的寄生参数小于QFP 封装。/ ~9 Z! I$ Z3 @/ q# Q$ D
" H* y* w9 O# i- s% v& l" O2.2 连接器的选择与信号端子定义
" Q4 L% `7 P. B1 q
Y% g" S, J- o, l* H& \连接器是高速信号传输的关键环节,也是易产生EMI 的薄弱环节。在连接器的端子设计上可多安排地针,减小信号与地的间距,减小连接器中产生辐射的有效信号环路面积,提供低阻抗回流通路。必要时,要考虑将一些关键信号用地针隔离。$ Q& n) s3 Y: x
7 X$ V1 o$ ?% C" @0 [* i2.3 叠层设计
8 {; U8 n0 i I$ A/ ~0 a6 F, V2 T r( o" V7 i8 S/ c1 ~+ z
在成本许可的前提下,增加地线层数量,将信号层紧邻地平面层可以减少EMI 辐射。对于高速PCB,电源层和地线层紧邻耦合,可降低电源阻抗,从而降低EMI。
$ f C" v1 V3 P9 r4 _% I$ k! c# \* e) P$ z
2.4 布局
4 B- _9 R u4 t6 J! d0 O5 K9 j' x$ f8 i' J5 U1 q& E
根据信号电流流向,进行合理的布局,可减小信号间的干扰。合理布局是控制EMI 的关键。布局的基本原则是:4 Q8 d% g. O" h. B* ~" a% H
/ q% ]: ?, i+ u/ m* B* s* 模拟信号易受数字信号的干扰,模拟电路应与数字电路隔开;
^# b3 u9 o9 K( K- J* 时钟线是主要的干扰和辐射源,要远离敏感电路,并使时钟走线最短;
1 f& Q) S. X* G: v7 Q& F0 S g* 大电流、大功耗电路尽量避免布置在板中心区域,同时应考虑散热和辐射的影响;/ Y& r0 [& ~! I" D# v* ]5 G
* 连接器尽量安排在板的一边,并远离高频电路;! l5 n0 c+ S' D3 c) z: Y- y
* 输入/输出电路靠近相应连接器,去耦电容靠近相应电源管脚;2 }4 m3 g' w( _! B- \9 L/ x
* 充分考虑布局对电源分割的可行性,多电源器件要跨在电源分割区域边界布放,以有效降低平面分割对EMI 的影响;
+ F$ v" |8 Z5 @: X* 回流平面(路径)不分割。2 {! ]* D6 R- [: Q- T5 `
8 g: v3 i0 d$ c: o+ G
2.5 布线% w% i& H( [) `9 E g7 Z- F
' q h* B1 B3 ^$ @5 y0 D% Q' h. K* 阻抗控制:高速信号线会呈现传输线的特性,需要进行阻抗控制,以避免信号的反射、过冲和振铃,降低EMI 辐射。
4 X2 l; T! f* c( D/ P* 将信号进行分类,按照不同信号(模拟信号、时钟信号、I/O 信号、总线、电源等)的EMI 辐射强度及敏感程度,使干扰源与敏感系统尽可能分离,减小耦合。+ o4 R* M( t0 p2 r' i( E9 C
* 严格控制时钟信号(特别是高速时钟信号)的走线长度、过孔数、跨分割区、端接、布线层、回流路径等。. \0 t8 Y) Z& P) \! ]& U
* 信号环路,即信号流出至信号流入形成的回路,是PCB 设计中EMI 控制的关键,在布线时必须加以控制。要了解每一关键信号的流向,对于关键信号要靠近回流路径布线,确保其环路面积最小。
! J; Q2 M7 \7 I/ B5 h& ^% B1 S8 U- a" Q6 k: ^
对低频信号,要使电流流经电阻最小的路径;对高频信号,要使高频电流流经电感最小的路径,而非电阻最小的路径(见图1)。对于差模辐射,EMI 辐射强度(E)正比于电流、电流环路的面积以及频率的平方。(其中I 是电流、A 是环路面积、f 是频率、r 是到环路中心的距离,k 为常数。)$ j# q1 X1 |! }( ^' F# ?6 b1 M- r$ J) N
- M$ R! Z1 x. j8 |
因此当最小电感回流路径恰好在信号导线下面时,可以减小电流环路面积,从而减少EMI辐射能量。
: _7 ^4 Y' {* K: t, M* q/ [1 {6 |9 I! R ^; v7 p8 N$ I+ k
* 关键信号不得跨越分割区域。
5 G; ~5 j. G, E7 B9 ^/ A& r: M* 高速差分信号走线尽可能采用紧耦合方式。
6 J3 k2 \( S( J& {9 q* 确保带状线、微带线及其参考平面符合要求。
. d8 N# X( `7 {5 m6 Z$ q) N* 去耦电容的引出线应短而宽。
$ u) v. C* I# l5 [! m Q. g& g* 所有信号走线应尽量远离板边缘。
& n' n, F! b4 a1 q [: X* 对于多点连接网络,选择合适的拓扑结构,以减小信号反射,降低EMI 辐射。8 J( p4 g3 g( R9 n0 z. L) ]2 c- H
, P3 s& V0 W! O: E+ C! T2.6 电源平面的分割处理6 `% ]3 }2 }7 C6 i( c! e
* 电源层的分割1 O7 }2 ], ^& L0 n+ a& F( i
1 S; c3 h) e. J. m1 v' I6 k5 s在一个主电源平面上有一个或多个子电源时,要保证各电源区域的连贯性及足够的铜箔宽度。分割线不必太宽,一般为20~50mil 线宽即可,以减少缝隙辐射。. j1 d1 n4 Z8 c4 u Y
" |2 \& X+ S( x" W3 p* 地线层的分割7 k6 a9 B. P; r; x, W2 u2 u
! y" A% B* v+ m$ D" D' p地平面层应保持完整性,避免分割。若必须分割,要区分数字地、模拟地和噪声地,并在出口处通过一个公共接地点与外部地相连。) F% n3 n6 u# N' ~& g, ^
% L9 Q; n0 h* i9 j* O为了减小电源的边缘辐射,电源/地平面应遵循20H 设计原则,即地平面尺寸比电源平面尺寸大20H(见图2),这样边缘场辐射强度可下降70% 。
0 X3 ]% [/ G z5 t1 H. v; `9 z3 t3 EMI 的其它控制手段
) q% @+ |' M" M- P5 `5 u8 U$ I4 s4 v. O* S" C
3.1 电源系统设计
# d6 `( u" t; V+ M2 r9 X1 Z
: b: c' w0 {4 u9 q* 设计低阻抗电源系统,确保在低于fknee 频率范围内的电源分配系统的阻抗低于目标阻抗。" V- N2 \2 w% ~9 K2 @4 c2 D
* 使用滤波器,控制传导干扰。
0 d7 m& |) U. W" Q0 R# K( y* 电源去耦。在EMI 设计中,提供合理的去耦电容,能使芯片可靠工作,并降低电源中的高频噪声,减少EMI。由于导线电感及其它寄生参数的影响,电源及其供电导线响应速度慢,从而会使高速电路中驱动器所需要的瞬时电流不足。合理地设计旁路或去耦电容以及电源层的分布电容,能在电源响应之前,利用电容的储能作用迅速为器件提供电流。正确的电容去耦可以提供一个低阻抗电源路径,这是降低共模EMI 的关键。
$ r# {- \. ~9 `
/ r2 b: i$ Z5 ]0 B3.2 接地
3 ^- _. j* A) X" O& z, k% S! M! }2 ^* o0 Z% K |
接地设计是减少整板EMI 的关键。
* t F3 T! I& t# }* 确定采用单点接地、多点接地或者混合接地方式。7 ^. Q8 u! X$ n2 X( z6 u3 s( B: o
* 数字地、模拟地、噪声地要分开,并确定一个合适的公共接地点。
# f) B1 w" L* q: M8 z3 }$ A0 K* 双面板设计若无地线层,则合理设计地线网格很重要,应保证地线宽度》电源线宽度》信号线宽度。也可采用大面积铺地的方式,但要注意在同一层上的大面积地的连贯性要好。5 \( q2 o% f* \/ U, n: X# X& j
* 对于多层板设计,应确保有地平面层,减小共地阻抗。
0 _. z: B/ r }% x: g3 [8 o! ]
% ]3 Y' [: f. ]" ]% Z! ^1 Q: X; W3.3 串接阻尼电阻2 K9 ^$ \3 a% n
' j2 w0 r. B" t1 o在电路时序要求允许的前提下,抑制干扰源的基本技术是在关键信号输出端串入小阻值的电阻,通常采用22~33Ω的电阻。这些输出端串联小电阻能减慢上升/下降时间并能使过冲及下冲信号变得较平滑,从而减小输出波形的高频谐波幅度,达到有效地抑制EMI 的目的。. Z+ c/ [: v* Y# _$ @7 ?
3 W! \ W: p. A9 F3.4 屏蔽
4 N: |3 h0 C2 E1 z" W+ E! c% C0 r
; ~* A% [& ]* Z+ V' O B* 关键器件可以使用EMI 屏蔽材料或屏蔽网。
- j0 ^9 I; C9 ~- O* 对关键信号的屏蔽,可以设计成带状线或在关键信号的两侧以地线相隔离。6 |' g `' t& }$ u& e8 o& X
6 w, z( o3 r' c& g; {
3.5 扩频
, C* n( N) @% ?$ z
( o- ]9 ?! I1 c l$ k+ i扩展频谱(扩频)的方法是一种新的降低EMI 的有效方法。扩展频谱是将信号进行调制,把信号能量扩展到一个比较宽的频率范围上。实际上,该方法是对时钟信号的一种受控的调制,这种方法不会明显增加时钟信号的抖动。实际应用证明扩展频谱技术是有效的,可以将辐射降低7到20dB。
7 i/ c% e6 {& B0 Z2 `0 p; l4 L4 |0 k
3.6 EMI 分析与测试6 y7 |( N5 B* I7 l8 ?
9 H# {6 b1 I/ X% b/ S V* s2 H
* 仿真分析4 t; ~) u) H1 Y7 q6 J8 F" |, ?
完成PCB 布线后,可以利用EM I 仿真软件及专家系统进行仿真分析,模拟EMC/EMI 环境,以评估产品是否满足相关电磁兼容标准要求。6 a# {" t# w# C: _5 C
* 扫描测试
; y" C Z6 H' U; M) }利用电磁辐射扫描仪,对装联并上电后的机盘扫描,得到PCB 中电磁场分布图(如图3,图中红色、绿色、青白色区域表示电磁辐射能量由低到高),根据测试结果改进PCB 设计。! C0 Z+ D4 L1 s& K) ~1 C
( M! U( V$ S b) {# F6 k
8 ]2 T' b; g9 ^& _2 H2 k3 e% `3 [; L3 S( A, ~
4 小结
9 P" o7 X# E" z9 S7 o3 q2 Q% Z% v; A' U
随着新的高速芯片的不断开发与应用,信号频率也越来越高,而承载它们的PCB 板可能会越来越小。PCB 设计将面临更加严峻的EMI 挑战,唯有不断探索、不断创新,才能使PCB板的EMC /EMI 设计取得成。# _& o1 ~9 `7 o, Z; [. p7 P
|
|