找回密码
 注册
关于网站域名变更的通知
楼主: gaiwu
打印 上一主题 下一主题

差分线上的电容

  [复制链接]

该用户从未签到

16#
发表于 2011-1-5 14:29 | 只看该作者
继续学习学习

该用户从未签到

17#
发表于 2011-1-19 22:36 | 只看该作者
本帖最后由 ratshuo 于 2011-1-19 22:49 编辑 , n- z5 d6 n. _% P3 T
; X- W- s; t  ~# k
建议你去看看模拟电路,里面对于差分接收或者发送电路的模型。1 |, e0 K6 H# R9 v7 \3 C; G9 c
serdes电路基本上也就是这种情况,属于模拟电路,需要给出直流偏置点,信号摆幅比较.
! p7 q( V" Z! z8 b' z9 r( o4 `一般来说,发送和接收电路的直流偏置点是不相同的,需要使用电容进行隔离。
4 L2 b) S. L) g+ c/ x9 L* M

点评

正解  发表于 2011-5-9 12:28

该用户从未签到

18#
发表于 2011-1-19 23:01 | 只看该作者
靠近驱动端!

该用户从未签到

19#
发表于 2011-1-20 09:24 | 只看该作者
很简单,因为采用的是交流耦合嘛,去除直流分量6 O6 k+ J9 o- Y7 b+ y
容值大小跟上面几位说的一样,主要跟信号的频率有关,记得有本书上写了一个公式,忘记是怎样的了,回头翻翻去。  u6 n+ l9 y, O9 \
我见过的放置交流耦合电容的方法全是靠近接收端的,而且是能有多近就多近,至于为什么,我还没找到原因

该用户从未签到

20#
发表于 2011-1-20 13:05 | 只看该作者
ijiqux838 发表于 2008-10-17 12:27 4 Y$ U0 T# s3 M  o+ \: G
差分线上两个串联的电容应靠近驱动端。用于在源端抑制共模噪声,还有去除不需要的信号成份,不让噪声进一步 ...
& e& }' W9 l! R& k2 f
LVDS类型的AC coupling电容均靠近接收端

该用户从未签到

21#
发表于 2011-1-20 15:26 | 只看该作者
AC coupling电容的作用是去除数字信号上的直流分量,
  u( H+ R, Q1 x2 J$ v+ y$ ?一般芯片在出厂的时候会把这个电容集成在芯片里面,不排除有些不加,所以在实际芯片互联设计中,我们会根据芯片的芯片的具体状况把AC coupling电容加在始端或者末端,理论上两个芯片间就需要加一个AC coupling电容,始端末端可根据实际pcb的布局状况,本人仿真过放在始端和末端的状况,结果是一致的.

该用户从未签到

22#
发表于 2011-3-6 16:03 | 只看该作者
没见过差分线串联电容

该用户从未签到

23#
发表于 2011-3-24 10:00 | 只看该作者
支持22楼

该用户从未签到

24#
发表于 2011-3-24 11:52 | 只看该作者
支持22楼。

该用户从未签到

25#
发表于 2011-3-24 22:28 | 只看该作者
放在驱动端或者接收端,仿真的结果没什么差别,其作用是消除直流分量,耦合交流.

该用户从未签到

26#
发表于 2011-4-11 17:57 | 只看该作者
我看Broadcom推荐放在RX端,原因是TX端信号太强了,AC coupling电容不连续点,影响比RX端大。

该用户从未签到

27#
发表于 2011-5-6 13:32 | 只看该作者
serdes电路需要直流偏置点,发送和接收电路的直流偏置点是不相同的。加在那一端,我一般加在接收端吧!
9 J! N3 x* `9 f

该用户从未签到

28#
发表于 2011-6-1 22:57 | 只看该作者
xilinx 的3.125G rapid io  推荐加在接收端
7 p% B# r( a( Z( L很赞同17楼观点,而且这两个电容的用途很广,LVECL 和LVDS 信号电平匹配电路0 J  q0 N; H$ G+ W" h2 W
也有这个两个电容,也是推荐加在接收端的,
2 b+ C! P5 w; o, S至于SHARK版主的见解,还想请教一下是用的那种仿真软件!仿真精度不高的时候是没有什么差别的,; _1 |% N; D* L/ a
添加的越近越好,主要是要保证接受电路的直流偏置点不受干扰。

该用户从未签到

29#
发表于 2011-6-3 08:38 | 只看该作者
可以这么理解一下AC coupling capacitance. 电容的等效阻抗是1/jwC. 对于直流而言是开路。而我们在AC coupling应用的时候,速度都比较高,我们需要有效频率很好的通过这个电容。那么对于电容的选择其实和信号的频谱分布是相关的。一般10nF或者0.1uF都是足够大,一般情况下可以保证我们的信号频谱足够通过。其实,自己完全可以计算,前提是知道信号的频谱分布。

该用户从未签到

30#
发表于 2011-6-3 17:08 | 只看该作者
本帖最后由 鼠儿果 于 2011-6-3 17:12 编辑 $ F( h; K, P; K. k) d2 C2 y) d9 r

+ g7 J3 J" O8 }$ g0 W& H/ e9 z貌似一般xuai都在接收端,差分时钟也放在接收端(使用芯片端),但是sata连接器貌似不论收发都靠近连接器处,
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-24 20:24 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表