找回密码
 注册
关于网站域名变更的通知
楼主: forevercgh
打印 上一主题 下一主题

【原创】理性认识SQ的时序仿真功能(不断更新中)_如需转载,请务必征得作者同意

    [复制链接]

该用户从未签到

226#
发表于 2009-8-3 15:44 | 只看该作者
正在学习DDR2仿真,一头雾水啊。学习学习。

该用户从未签到

227#
发表于 2009-8-9 22:06 | 只看该作者
确实可以

该用户从未签到

228#
发表于 2009-8-24 23:42 | 只看该作者
带板凳学习

该用户从未签到

229#
发表于 2009-8-25 17:09 | 只看该作者
22# forevercgh 看一看,多\学习一下,给自己补充吧

该用户从未签到

230#
发表于 2009-8-26 13:56 | 只看该作者
回 一个,本帖隐藏的内容需要回复才可以浏览

该用户从未签到

231#
发表于 2009-8-26 22:18 | 只看该作者
学习下

该用户从未签到

232#
发表于 2009-9-2 14:54 | 只看该作者
時序分析很重要呀~  感謝分享好資料

该用户从未签到

233#
发表于 2009-9-8 16:14 | 只看该作者
l回复一下.要不什么都看不到.

该用户从未签到

234#
发表于 2009-9-15 23:39 | 只看该作者
zhichi

该用户从未签到

235#
发表于 2009-9-23 09:44 | 只看该作者
hao

该用户从未签到

236#
发表于 2009-9-23 11:37 | 只看该作者
请楼主和各位大虾讲解一下,源同步时钟里,strobe 比data信号会有一个延迟,这是怎么实现的,writecycle 和readcycle的各是什么样的 ,

该用户从未签到

237#
 楼主| 发表于 2009-9-23 12:45 | 只看该作者
问:strobe 比data信号会有一个延迟,这是怎么实现的3 j4 C3 b: q. f! j' f; r2 U
你要搞IC设计?可以了解下DDR控制器是如何实现的
& U1 o- z2 ^; v. v5 s8 }# J
% s+ O/ |) k& a问:writecycle 和readcycle的各是什么样的
- j) I8 u+ R  R' `  ]writecycle:data transfer from cpu to memory  h: k! ?0 C8 c( K
readcycle:data transfer from memory to cpu
% S/ I7 K. y- `! v; a/ o
2 U  o8 e0 e( j% k; M+ q源同步的重要特点就是strobe和data是由共同的driver产生的,同源。至于strobe和data的相位差控制的原因可以了解下setup/hode time

该用户从未签到

238#
发表于 2009-9-24 11:28 | 只看该作者
学习了。谢谢

该用户从未签到

239#
发表于 2009-9-24 12:39 | 只看该作者
谢谢楼主的指点、

该用户从未签到

240#
发表于 2009-9-24 15:06 | 只看该作者
新手学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-28 05:57 , Processed in 0.140625 second(s), 20 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表