找回密码
 注册
关于网站域名变更的通知
查看: 3283|回复: 17
打印 上一主题 下一主题

高速电路晶振问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-7-26 00:01 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在高速电路中晶振的地线可以直接跟电源地连接起来吗?还是要通过什么方法隔离一下?

该用户从未签到

2#
发表于 2010-7-26 09:24 | 只看该作者
一般不用

该用户从未签到

3#
发表于 2010-7-26 09:40 | 只看该作者
本帖最后由 shark4685 于 2010-7-26 09:45 编辑 $ d8 y. ?6 ]8 |8 t% f& l) {: W* F
$ b9 T4 C/ ~2 Q, V& a2 G. \
晶振按类型分可分为 有源晶振无源晶振
$ p4 S, h& X8 z. U4 @# `: R5 q9 }5 ^$ N
有源晶振 一般的匹配电路如下:
! U* W! {5 u1 j# S1 Z7 C. p' O0 ^) z4 H! g) {

* V  \. W# \7 E+ ]( ~1 k: Z
; y) D, M3 ?1 w/ }+ |9 X无源晶振 一般的匹配电路如下:$ M& K8 z$ A# G/ ]* I4 [

* `4 P7 I( Q; N+ c0 Y( ~" _. i- D
& l, R4 e5 ]* s6 V& l( a  u* i# F8 B/ u! V

5 L8 J2 G0 t2 d6 ^楼主可查查晶振的DATASHEET,很多厂家现在把这些匹配电路集成在了晶振里面。3 j# v1 X6 A+ B. l. H; j1 B

6 U( ^  q3 J9 _) S) W' l2 w再酌情处理是否要加这些个电阻电容。
9 l& l" i" z4 A8 C+ _, }8 W, H
& @$ g/ V3 C. n: v4 Q在高速电路中晶振的地线一般是不可以直接跟电源地连接起来!!/ W+ _9 W! F) [3 @* p

* o. j) _  P  r% u

该用户从未签到

4#
发表于 2010-7-26 09:59 | 只看该作者
不管啥时候,晶振的地都不要跟电源直接相连,最好是加T型滤波,当然省钱的话,可加成楼上的那样。

该用户从未签到

5#
发表于 2010-7-26 10:08 | 只看该作者
有源晶振我们统统使用π型滤波。

该用户从未签到

6#
 楼主| 发表于 2010-7-26 12:14 | 只看该作者
可能大家误会我的意思了,我说的晶振的地其实就是匹配电容的地。我的意思是匹配电容接的地线能不能跟电源的地线直接相连。

QQ截图未命名啊.jpg (10.83 KB, 下载次数: 4)

QQ截图未命名啊.jpg

该用户从未签到

7#
发表于 2010-7-26 13:21 | 只看该作者
回复 4# stupid
* K- p8 _9 B2 t6 {* ^% g1 ?6 @* z4 [8 B5 w2 ^; M

/ y; Z' T: b. i+ N    请斑竹明示!

该用户从未签到

8#
发表于 2010-7-26 14:02 | 只看该作者
有源晶振电容的地,建议分别打孔与地平面连接。不要共用地过孔。

该用户从未签到

9#
发表于 2010-7-26 20:36 | 只看该作者
有源晶振电容的地,建议分别打孔与地平面连接。不要共用地过孔。
$ V4 L9 y* L6 p! Ndoya 发表于 2010-7-26 14:02
' A. u: M. `* d  d- b' x/ W0 |
为啥?

该用户从未签到

10#
 楼主| 发表于 2010-7-26 21:47 | 只看该作者
回复 8# doya
9 P2 A2 C$ i9 |
) I5 v' A2 q' {1 M" a打过空到地不是直接跟电源地相连吗?

该用户从未签到

11#
发表于 2010-7-27 11:54 | 只看该作者
LC滤波电感后面一般会有两个电容,一大一小。建议这两个电容分别打孔与GND连接。) _% ~/ c% \  Q0 Q4 N$ J" t! U
布局顺序是电感-->大电容-->小电容-->晶振。

该用户从未签到

12#
发表于 2010-11-23 09:10 | 只看该作者
学习了

该用户从未签到

13#
发表于 2010-11-23 11:00 | 只看该作者
回复 shark4685 的帖子
9 Y' D' W5 h' d2 T( {" P6 _' X2 [) N6 i( B+ w- W
请问无源晶振下边的两个电容起什么作用?
! F& x4 X2 {1 t: m! F晶振,两个电容,芯片他们之间的位置,顺序在布局布线的时候有什么要求么?
1 O1 A+ @# h, J, S7 A谢谢!
4 Y8 O" f( V0 g- }

该用户从未签到

14#
发表于 2010-11-23 11:35 | 只看该作者
本帖最后由 shark4685 于 2010-11-23 11:49 编辑
4 v5 }1 s" {' }8 B" G1 {
) k3 d* ]$ r6 W2 E! m无源晶振有个重要的参数是,所接电路负载电容值,选择与负载相同的电容值相等的并联电容,就可以得到晶体振标称的谐振频率,
/ S) \0 @7 s4 `
& P$ r5 t" P  E  H一般的晶振的负载电容为15p 或者 12.5 P.如果再将元件引脚的等效电容考虑进去,则我们选择两个22P的电

0 j( K3 U4 m' O* t; i: B( L3 }: F$ V. ^: S
容并联到地,就能很好的解决晶振的问题!
) c" S6 }# W7 i- m  k& G$ k6 T, \: g# E
在设计方面参考下面的图:
; T+ ~! X5 f6 ]# z) Z! e9 c  W3 ]. _6 B6 `7 o6 `

jz.JPG (37.72 KB, 下载次数: 4)

jz.JPG

该用户从未签到

15#
发表于 2010-11-23 12:21 | 只看该作者
回复 shark4685 的帖子! n/ i1 \' v* a% E# ^

- m# i5 w) x* A& {: x; {非常感谢!6 _( O/ |) I3 l0 s& c
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-3 00:06 , Processed in 0.156250 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表