找回密码
 注册
关于网站域名变更的通知
查看: 353|回复: 3
打印 上一主题 下一主题

芯片电路设计问题

[复制链接]
  • TA的每日心情
    开心
    2020-8-4 15:07
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2020-6-23 09:53 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    前辈们好,我是一个刚实习的菜鸟,设计了一个电路,该电路中VCC为5V,在软硬件联调时发现模块会自动复位,仔细查看了数据手册发现该电源监测芯片推荐电路中VDD引脚接3.3v,我的VDD接5V会引起监测芯片复位吗,还是说我的电路哪里有问题,求指教; L6 j# s" l0 j& _$ n
    4 h% u  `; K6 S" D. c* Q8 |
  • TA的每日心情
    奋斗
    2020-4-9 15:05
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    2#
    发表于 2020-6-23 10:12 | 只看该作者
    VDD接5V应该不是原因,芯片规格书中定义VDD的范围是1.8V~6.5V。不过VDD管脚附近应该要加去耦电容以减少干扰影响。另外,所监控的1.8V或3.3V上有短暂的跌落也会触发生成复位信号,所以SENSE脚也要考虑加去耦电容。

    该用户从未签到

    3#
    发表于 2020-6-23 10:32 | 只看该作者
    U28的3脚接到哪里去了?啥状态?

    该用户从未签到

    4#
    发表于 2020-6-23 11:14 | 只看该作者
    按手册描述,如果电源给5V。是需要有特殊处理的。
    - i. p+ \, X) L" }8 @, O

    1.jpg (48.87 KB, 下载次数: 0)

    1.jpg
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-12 13:08 , Processed in 0.156250 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表