找回密码
 注册
关于网站域名变更的通知
查看: 329|回复: 2
打印 上一主题 下一主题

DDR随笔

[复制链接]
  • TA的每日心情
    难过
    2021-7-6 15:55
  • 签到天数: 48 天

    [LV.5]常住居民I

    跳转到指定楼层
    1#
    发表于 2020-8-6 17:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    1.      DDR
      
    类型
      
    工作电压
    预取数据
      
    bit
    片上ODT
    ZQ校准
    最高速率Mbps
    复位
    点对点拓扑
    参考电压
      
    VREFCA
      
    VREFDQ
    封装
    SDRAM
    3V3(LVTTL)
    1
    TSOP
    DDR1
    2V5(SSTL2)
    2
    400
    TSOP
    DDR2
    1V8(SSTL18)
    4
    800
    FBGA
    DDR3
    1V5
    8
    1600
    FBGA
    DDR4
    1V2
    16
    3200
    FBGA
    DDR频率指标,核心频率(存储单元),时钟频率(I/O缓冲),数据传输速率
    数据预取技术,可将带宽翻倍,相同核心频率下DDR3DDR2带宽(数据传输速率)的2
    数据传输,DDR在时钟的变化沿传输数据,SDRAM只在上升沿传输数据,DDR1/2/3/4在上升沿和下降沿均传输数据,根据数据预取技术, SDRAMDDR1时钟频率与核心时钟相同(SDRAM上升沿传输1bitDDR1上升沿与下降沿分别传输1bit);而DDR2预取4bit数据需要2个周期才能完成传输,因此DDR2的时钟频率是其核心频率的2倍;DDR3预取8bit数据需要4个周期才能完成,故DDR3的时钟频率是其核心频率的4倍;DDR4的时钟频率是其核心频率的8倍;DDR1/2/3/4在上升沿和下降沿均传输数据,所以其传输速率是时钟频率的2
    片上ODTODT是内建核心的终结(端接)电阻,它的功能是让DQSRDQSDQDM信号在终结电阻处消耗完,防止这些信号在电路上形成反射
    ZQ校准,此管脚接低公差240Ω电阻到GND,系统发送相关指令,通过ZQ管脚在特定周期内(在加电与初始化之后用512个时钟周期,在退出自刷新操作后用256时钟周期、在其他情况下用64个时钟周期)对数据输出驱动器导通电阻和ODT终结电阻进行自动校准
    复位,当REET命令有效时,DDR内存将停止所有操作,关闭大部分功能,切换至最小活动量状态,已达到节电目的
    参考电压,VREFCA(命令和地址)VREFDQ(数据)每个管脚应加0.01uF滤波电容 ,电压值为I/O电平VDDQ的一半,可有效优化系统数据总线信噪等级
    . D" P: n" o, I8 ~. ]6 _

    该用户从未签到

    3#
    发表于 2020-8-17 14:22 | 只看该作者
    还有低电压的版本嘛
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-3 06:23 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表