找回密码
 注册
关于网站域名变更的通知
查看: 9698|回复: 12
打印 上一主题 下一主题

版主,请帮忙解决,DRC Warnings

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-5-4 23:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我想在IC的一个引脚放置上低电平,所以我加了一个低电平的port,如attached所示,+ Y/ z4 C/ z3 ~+ f' l
在做drc检查时出现了下面warnings,
; s9 w; d5 Y2 f: v7 v2 {! S! EChecking for Unconnected Nets
6 K# H- U! P9 jWARNING [DRC0006]   Net has fewer than two connections $D_HI:  SCHEMATIC1, PAGE1  (83.82, 73.66) 4 x# W; K% _$ c' @8 `
WARNING [DRC0006]   Net has fewer than two connections $D_LO:  SCHEMATIC1, PAGE1  (170.18, 78.74)
! p6 ^5 L* T+ B9 m是不是我电路没有画完整还是什么问题,如何修改?
6 O9 P# e! L. ^- y% P6 U! U: c1 e1 f5 ?2 b- i; `9 L
还有一个问题就是老是出现如下的warnings,attached(net has no driving source)是图片
; O" o+ H2 H& d3 s% \" L3 E& I4 p, EChecking for Unconnected Nets1 r% W2 |7 ?+ k/ E! t
WARNING [DRC0007]   Net has no driving source U3,GND:  SCHEMATIC1, PAGE1  (58.42, 50.80) 0 H4 w1 G% O2 r( C& G0 M/ j
" q5 S( ?% Y6 c7 H1 G9 u1 e* ^# L  T
以上两个问题急切的版主协助,版主,救命呀,为了这几个问题我摸索了一天都没有搞定,星期天什么事都没有搞成
0 n. F& E6 Y4 |# R
5 [6 K, n5 S( G这些问题解决了.我就打算学习如何生成网络表和bom表,以及layout footpint问题

untitled1.jpg (146.57 KB, 下载次数: 9)

warning images

warning images

net has no driving source.jpg (149.94 KB, 下载次数: 8)

net has no driving source

net has no driving source

该用户从未签到

2#
发表于 2008-5-5 12:50 | 只看该作者
Checking for Unconnected Nets
4 |" N4 _7 F) ?0 F0 tWARNING [DRC0006]   Net has fewer than two connections $D_HI:  SCHEMATIC1, PAGE1  (83.82, 73.66) : O8 i$ `  }9 {% G0 a5 A( W
WARNING [DRC0006]   Net has fewer than two connections $D_LO:  SCHEMATIC1, PAGE1  (170.18, 78.74) EDA365专业PCB设计论坛网站|PCB layout设计|高速PCB设计|SI|PI|EMC仿真设计( C7 y# o4 _: [* E0 u  k2 ^( V0 S( U! W( l; j" g0 d& m5 q
是不是我电路没有画完整还是什么问题,如何修改?+ q. N% X; T- M
====〉net两端都要有连接的,否则就会报警告,(不是error,你可以忽略)
* c2 E* F+ x) ?- o9 ]: \# E解决的办法很简单,你这个IC的低电平引脚肯定要连接到其他元件上的吧,比如接到地,在Port的另一端作一下连接就好了。
: Z% ?1 T" k6 G- U; u9 L引申:推荐使用Offpage connecter作页面连接,电源或者电平使用power符号
0 @9 ~3 m% _8 e. {/ o
1 E. x0 g6 D4 a2 p0 j: ^* D还有一个问题就是老是出现如下的warnings,attached(net has no driving source)是图片PCB论坛; @) G, L  ^# U  i5 D/ i3 t
% j- z! |' Z6 t4 SChecking for Unconnected NetsPCB设计论坛网站) j( i& q; \9 K6 N" s1 u" C! c- p% l; s( Q5 j! Z( o% |5 c& u# T) F
WARNING [DRC0007]   Net has no driving source U3,GND:  SCHEMATIC1, PAGE1  (58.42, 50.80)
, {$ J/ D, n1 }# y9 x====>74LS04非门的电源和地引脚你都没有连接,在原理图上看部出那两个引脚,但是实际上是存在的,所以要作连接,否则这个非门也没有用阿(没有供电);edit part就可以看到电源引脚了 www.eda365.com/ n4 z; x: W3 o% l+ V& Z; n' L8 w; ~" E5 Z- q3 C, g9 G8 B
* }; b- D% h5 ^. {$ c
[ 本帖最后由 allen 于 2008-5-6 09:23 编辑 ]

该用户从未签到

3#
 楼主| 发表于 2008-5-5 19:01 | 只看该作者
那么我有另外一个疑问,
) K' Z- v9 T: o- ]5 Y: T3 Z那个端口本身不就是表示它是一个高电平吗?为什么还要连接,该怎么连接呢?
8 m9 T6 ~# m& d* d! k$ }0 \' _是不是高电平直接通过一个电阻连到vcc,而低电平直接通过电阻直接连到低呢?
0 R% \8 B$ X+ O, u请版主指教

该用户从未签到

4#
发表于 2008-5-6 09:20 | 只看该作者
原帖由 carrolchan 于 2008-5-5 19:01 发表 4 h. @) }- G* [" B9 J5 M
那么我有另外一个疑问,
7 x+ y9 q' T% b, k4 ^6 I那个端口本身不就是表示它是一个高电平吗?为什么还要连接,该怎么连接呢?' j! m$ G9 i& D8 k. p! W  t
是不是高电平直接通过一个电阻连到vcc,而低电平直接通过电阻直接连到低呢?7 w8 d* A, S1 V. l7 Q3 s8 I
请版主指教
1 h' x$ w2 B+ x  R8 N

+ A- t! Y  B1 z你那个端口从哪个库里面调用的?

该用户从未签到

5#
 楼主| 发表于 2008-5-6 19:08 | 只看该作者
是orcad本身自带的port库里面的一个符号。
) N1 Y5 W4 |8 A+ b$ g% Y; W- Y7 \9 g4 N5 t  p
里面有很多这样的端口,我需要放低电平,看见这个符号像,所以就用了,没想到会出现问题。
2 M$ }( b$ f# h8 `! {主要还是我对port库里面出现的各种端口不熟悉造成的,不知道什么时候该用哪个端口,
6 a( _% P/ O8 m  j2 \版主能否仔细的给解释下,我真的很想知道。
& o, I5 e  G/ ^) o5 }0 m还有那些自带的各种power,ground库,不知道该怎么用,

该用户从未签到

6#
发表于 2008-5-7 12:34 | 只看该作者
通常使用CAPSYM.OLB的符号

该用户从未签到

7#
 楼主| 发表于 2008-5-8 19:47 | 只看该作者
不好意思,我前面说错了,其实我是使用的capsys.olb中的符号---高低电平的符号。我看书上说这是两个pspice符号,9 c4 n& ^% U& n: _* j
版主能否告诉我这两个高底电平符号该怎么使用?
0 _8 o% I# Q/ P# g
0 L* V2 _: b/ I7 O1 `7 k我个人认为:
3 ?% _" x  p6 l1 u如果某pin需要设置为高电平,我可以直接通过一个电阻连到vcc,设置底电平直接通过一个电阻连到GND,这样的话这两个符号根本用不到,# _. J* B" G% _; \  Y
到底怎么使用高底电平的symbol呢?

该用户从未签到

8#
发表于 2008-5-9 09:23 | 只看该作者
原帖由 carrolchan 于 2008-5-8 19:47 发表 ( i  A  `3 J' P& C, o* c) s: L% E2 e
不好意思,我前面说错了,其实我是使用的capsys.olb中的符号---高低电平的符号。我看书上说这是两个pspice符号,2 b. t& N& ?9 L$ o& v2 p7 B
版主能否告诉我这两个高底电平符号该怎么使用?6 M8 J! K5 i0 U: v0 T
6 B" R9 o: z. w9 F* d. p% f0 F: G
我个人认为:
) d5 @. n4 x6 ^! u/ i  a* x4 |如果某pin需要设置为高电平,我可 ...
) P+ }$ V; d4 C2 ]' g2 ]+ V' J
这个符号只是在做Pspice时候用的,一般画原理图就照你的方式作,接 VCC GND

该用户从未签到

9#
 楼主| 发表于 2008-5-9 16:44 | 只看该作者
我还是有个疑问: 为何在做psipice时才用这样符号,% c, ~/ l3 u/ \9 P: ~
按照我说的那种连接方式不可以做吗?
2 m) W2 U, J1 {5 q, q画原理图不可用带psipice库的symbol吗?

该用户从未签到

10#
发表于 2008-5-12 09:16 | 只看该作者
两个库面向不同的设计,仿真 和产品设计必然是要分开的
  • TA的每日心情
    开心
    2021-8-25 15:10
  • 签到天数: 1 天

    [LV.1]初来乍到

    11#
    发表于 2010-10-14 16:45 | 只看该作者
    楼上正解,两个库目的不一样

    该用户从未签到

    12#
    发表于 2010-12-16 11:50 | 只看该作者
    学习下

    该用户从未签到

    13#
    发表于 2011-2-18 19:41 | 只看该作者
    恩,以前学AD的时候知道一些东西。现在初学orcad,不是很懂,那个“忽略”怎么设置呢?
    6 P- e: s6 f+ f0 g$ u: V就是不让系统检查那个,忽略这个错误!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-28 17:44 , Processed in 0.187500 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表