找回密码
 注册
关于网站域名变更的通知
查看: 423|回复: 1
打印 上一主题 下一主题

运放自学(2):输入偏置电流与输入阻抗

[复制链接]
  • TA的每日心情
    开心
    2020-9-1 15:42
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2020-8-31 11:35 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    输入偏置电流(input bias current):其含义是即使不加载交流信号,晶体管也需要“预先”导通,这就是需要运放偏置电路提供偏置电流保证晶体管导通。输入偏置电流当然希望越小越好,否则运放就难以认为是虚断的。
    6 ^$ V" ^" ^4 |4 A- }" D一般的,双极性(bipolar)晶体管输入级的运放的输入偏置电流在μA数量级,FET晶体管输入的在pA至nA数量级。
    5 b! q' W( }; F" `5 ?输入阻抗(input impendence):包含输入电阻和输入电容。2 S' f- }( s2 U. H
    一般的,双极性晶体管输入级的运放的输入阻抗在兆欧级,FET晶体管输入的在千兆欧数量级。# W# r4 V+ C; {& ~
    所以,如果运放电路输出电压实际达不到理论计算结果,输出电压出现偏移且明显减小,就有可能是输入偏置电流过大和输入阻抗较小导致的。
    8 y$ d( m" c+ \1 F" x8 H/ g7 y$ p所以,对于高阻信号 优先选用FET晶体管放大器,偏置电流小,输入阻抗高,与信号阻抗并联后,对输入信号影响较小。
    / ]; R! ?  z6 X5 P6 m) r3 N$ Z0 V' n) t: \& Q
    ) {0 t& @3 j- l2 L( C% W

    6 D8 G1 Y5 u/ l3 `  h

    该用户从未签到

    2#
    发表于 2020-8-31 13:19 | 只看该作者
    加油                                          
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-3 04:52 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表