找回密码
 注册
关于网站域名变更的通知
查看: 4782|回复: 19
打印 上一主题 下一主题

菜鸟发问 蛇形走线应该注意哪些问题呀

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2007-10-31 16:38 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
说是要满足4H原则,这种说法对吗?还应该注意什么问题呀

该用户从未签到

2#
发表于 2007-10-31 16:54 | 只看该作者
什么是4H啊??

该用户从未签到

3#
 楼主| 发表于 2007-10-31 17:06 | 只看该作者

我是菜鸟我怕谁

H是走线到最近参考平面的距离吧,好象是说绕线是的平行线要满足4H。别的就不知道了。

该用户从未签到

4#
发表于 2007-10-31 17:16 | 只看该作者
我也是第一次听说的新手  互相学习咯

该用户从未签到

5#
发表于 2007-10-31 17:44 | 只看该作者
是不是这个呀!!!赶快公布答案呀 8 I+ k  `. t! K; U. L

* y! S! @2 Z/ B5 V4 w3 I: R, W
# q) U* _, s' @
: G1 [( J5 _# y& l0 i  B
$ @3 _7 x2 F5 i& C9 Z% O! S
+ C* P6 @% t/ ^: G+ T3 \  ]8 O. w

该用户从未签到

6#
发表于 2007-10-31 23:53 | 只看该作者
原帖由 superlish 于 2007-10-31 16:54 发表 6 g9 p) F% _; }
什么是4H啊??
% l0 A% B6 d5 V" w! P; ]" u3 [% F
期待中.............
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    7#
    发表于 2007-11-1 08:47 | 只看该作者
    原帖由 tianhao 于 2007-10-31 17:44 发表   w/ J, n# K3 m5 `: [
    是不是这个呀!!!赶快公布答案呀
    9 K6 U. y# w9 S2 n+ q' @5 q4 T5 o3 I0 [
    3 F9 n' y( H* t0 T& @
    6 k! f% K4 y4 \
    + g! @4 j/ `1 ~* x" J
    2 u% ?2 T4 v9 D
    734
    4h就应该是线宽的4倍间距长
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    8#
    发表于 2007-11-1 08:47 | 只看该作者
    3h好像是理论上边界宽度吧
    + l7 i( a* [! C' u# X$ S4 {4 u是至少这么宽

    该用户从未签到

    9#
     楼主| 发表于 2007-11-1 09:07 | 只看该作者

    我是菜鸟我怕谁

    本人认为,20H的H是电源层与地层的高度,那这里的H应该是走线与最近地层的高度吧。要是线宽因该用W来表示吧

    该用户从未签到

    10#
    发表于 2007-11-10 11:06 | 只看该作者
    楼上的大哥,他们问的是4H啊,也许题目出错了,无人解答吗????
  • TA的每日心情
    开心
    2019-11-18 15:02
  • 签到天数: 1 天

    [LV.1]初来乍到

    11#
    发表于 2007-11-14 09:03 | 只看该作者
    zt
    % ], M  @, O( e/ fPCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。: `9 p! W; \8 S
    高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使信号质量,所以时钟IC引脚一般都接RC端接,但蛇形走线并非起电感的作用,相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电感的影响.
    & a9 [  Y" S* k因为应用场合不同具不同的作用,如果蛇形走线在电脑板中出现,其主要起到一个滤波电感的作用,提高电路的抗干扰能力,电脑主机板中的蛇形走线,主要用在一些时钟信号中,如PCIClk,AGPClk,它的作用有两点:1、阻抗匹配 4 C; S! g$ H+ J8 r; `
    2、滤波电感。对一些重要信号,如INTEL HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是唯一的解决办法。) N3 M! {0 ?) |  p
    一般来讲,蛇形走线的线距>=2倍的线宽。PCI板上的蛇行线就是为了适应PCI 33MHzClock的线长要求。若在一般普通PCB板中,是一个分布参数的 LC 滤波器,还可作为收音机天线的电感线圈,短而窄的蛇形走线可做保险丝等等

    该用户从未签到

    12#
    发表于 2007-11-14 09:33 | 只看该作者
    走蛇形线一般都不需要关注形状,只管绕就是了。

    该用户从未签到

    13#
    发表于 2007-11-14 15:47 | 只看该作者
    你绕来我绕去 晕乎乎的
    changxk0375 该用户已被删除
    14#
    发表于 2007-11-16 10:50 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽

    该用户从未签到

    15#
    发表于 2007-11-27 19:09 | 只看该作者
    以个人工作的经验:
    . K- T6 \3 K- \  h+ ]- u9 `! G6 o1,走蛇形线在绕的时候SPACE推荐是线宽的三倍,如果空间很小两倍也可以接受,尤其是在弄DDR线的时候。
    ' W6 m0 ^; x# i) e$ a2,直着绕,斜45度角绕都可以,千万不不要出现直角,要美观。
    / @" P5 w" Y. x% B3,差分线绕的时候注意保持SPACE一直最小就可以了。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-20 00:32 , Processed in 0.156250 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表