找回密码
 注册
关于网站域名变更的通知
查看: 1923|回复: 13
打印 上一主题 下一主题

[HyperLynx] Hyperlynx使用咨询

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-12-27 19:14 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
上传一图片!
& n4 J8 Z5 M3 h7 C2 B/ x* e请问:  L: U  r* ^; E3 S
    如果我想仿真使用去耦电容对EM辐射的抑制作用,% A' s, b2 K& l6 B  R
    我们知道去耦电容应该加在IC芯片的电源和地引脚之间,并要尽量靠近,
: N* l) S4 J$ K+ v* E' M0 J    ! U- X* C0 p; e$ l
    那在Hyperlynx中按照我上传图片所加的地方对不对?这种加法是加在电地引脚之间吗?
. j, j' V9 h* y8 m: |3 g# K

Snap6.jpg (17.68 KB, 下载次数: 7)

Snap6.jpg
  • TA的每日心情
    奋斗
    2025-11-3 15:00
  • 签到天数: 45 天

    [LV.5]常住居民I

    2#
    发表于 2010-12-28 14:30 | 只看该作者
    好像不应该加那么大的电容吧一般不会超过30pF的。几个pF应该就可以了。这样加会降低信号沿,也就是降低高频分量也就是那个Fknee频率,应该可以降低EM辐射的。

    该用户从未签到

    3#
     楼主| 发表于 2010-12-28 18:11 | 只看该作者
    willyeing 发表于 2010-12-28 14:30
    % D! i1 F+ v$ ^& C好像不应该加那么大的电容吧一般不会超过30pF的。几个pF应该就可以了。这样加会降低信号沿,也就是降低高频 ...
    . a8 A5 l5 E0 A+ _/ P: _6 O
    恩,我只是随便加个电容试试,呵呵!6 l; Z( U  ?9 ?/ w2 R8 A. ]
    主要是我想知道,这样加是不是正确的?
    & m  E: x5 o0 y# m" j/ Q你认为是对的吗?
    8 ]& H2 A' L" m5 v$ ^9 t- J6 _

    该用户从未签到

    4#
    发表于 2010-12-28 23:23 | 只看该作者
    应该加在微带线后面

    该用户从未签到

    5#
     楼主| 发表于 2010-12-29 09:24 | 只看该作者
    个人感觉好像不对啊!!
    $ d; o7 u2 r8 o, _/ J% n& e  _对于IC来说,去耦电容不是应该加在IC的电源和地引脚之间嘛?而按照图上的加法,明显是针对输出信号的啊,这似乎应该属于滤波吧?% z& _7 d" E- N! a

    该用户从未签到

    6#
     楼主| 发表于 2010-12-29 09:27 | 只看该作者
    我总觉得,好像linesim中应该修改驱动芯片的IBIS模型中某些部分,这部分可能会对应去耦电容部分,可是也不会改
  • TA的每日心情
    奋斗
    2025-11-3 15:00
  • 签到天数: 45 天

    [LV.5]常住居民I

    7#
    发表于 2010-12-29 12:44 | 只看该作者
    个人认为不对,IBIS模型里是DIE+PACKAGE的寄生电容,它代表封装好后芯片的pin的特性。如果加在里面等于改芯片的封装了。个人理解应该加在你加的地方,电容是pF级,一般情况可用串阻的方法来抑制EMI,还有改变驱动电流以及传输线长等!

    该用户从未签到

    8#
    发表于 2010-12-30 13:56 | 只看该作者
    回复 anjingcoward 的帖子) c2 ^1 X5 j" v8 A$ B8 _

    5 f, ^& D( V4 i参考附图  u" C: K/ J. r; C4 q

    emi suppression.JPG (58.06 KB, 下载次数: 8)

    emi suppression

    emi suppression

    该用户从未签到

    9#
     楼主| 发表于 2010-12-30 14:46 | 只看该作者
    上传一篇文章,其中有块是作者使用Hyperlynx做的去耦电容抑制EMI,
      e  ^0 G2 l+ {/ ?# q' l7 ^不过没说怎么做6 `# t. n& |- L& v

    去耦电容在高速电路EMC设计中的研究与应用.pdf

    203.93 KB, 下载次数: 45, 下载积分: 威望 -5

  • TA的每日心情
    奋斗
    2025-11-3 15:00
  • 签到天数: 45 天

    [LV.5]常住居民I

    10#
    发表于 2010-12-31 16:21 | 只看该作者
    搞电容的目的还是降低信号沿,不管咋样,EMI都是电流发生瞬变产生的,解决EMC就是解决电流的问题!!!

    该用户从未签到

    11#
     楼主| 发表于 2011-1-5 15:32 | 只看该作者
    我在找些资料看看吧

    该用户从未签到

    12#
    发表于 2011-1-5 18:39 | 只看该作者
    Linesim 無法把電容掛在 Power rail 上。
    & v+ e& W4 T  r5 m3 X9 X8 D2 M  GLZ 的圖示把電容掛在互連線上,並非去藕電容的作用。

    该用户从未签到

    13#
     楼主| 发表于 2011-1-7 15:17 | 只看该作者
    honejing 发表于 2011-1-5 18:39 5 ^, r- D, d& `" l
    Linesim 無法把電容掛在 Power rail 上。0 B3 y9 S* P8 g
    LZ 的圖示把電容掛在互連線上,並非去藕電容的作用。
    * A& [9 V& z5 w6 z
    那honejing有什么办法做做这方面的仿真没?
    ' S2 k" r: S! X$ m2 J1 b/ ?

    该用户从未签到

    14#
    发表于 2011-1-7 23:14 | 只看该作者
    曾經嘗試, 但 Hyperlynx LineSim 似乎無解。不過可以用 BoardSim,+ d' \, `) z' v/ E) ]
    自己抽的 Model 含  Power pin, 把電容掛在上面試試,但是它提供的 IBIS model  _0 W4 L0 `3 Y8 Y
    就沒有辦法拉出 Power pin, 無法做 Power 的連接,不確定仿真 EMI 是否會有效果。7 ]* I2 L4 a* m3 W- w3 B
    試試,若有結果,麻煩分享。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-4 08:59 , Processed in 0.156250 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表