找回密码
 注册
关于网站域名变更的通知
查看: 466|回复: 3
打印 上一主题 下一主题

运放差分输入电路这个输出波形哪里来的?实际电路也会有吗?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-11-12 19:54 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
差分输入电路比例1:1,输入一个交流信号,正负输入端并联,理论上输出不该是0吗,咋还会有同频率的输出呢,相位还有一点差异。按理说输入信号也没超过共模输入电压范围啊?

微信截图_20201112195024.png (93.95 KB, 下载次数: 2)

微信截图_20201112195024.png
  • TA的每日心情
    奋斗
    2021-7-26 15:19
  • 签到天数: 94 天

    [LV.6]常住居民II

    2#
    发表于 2020-11-13 08:34 | 只看该作者
    输出VPP是20uV什么情况?看着像运放自身输出呢,加个负载试试。
  • TA的每日心情
    开心
    2020-1-21 15:16
  • 签到天数: 42 天

    [LV.5]常住居民I

    3#
    发表于 2020-11-13 09:16 | 只看该作者
    这个应该是由于运放的模型不是理想模型造成的,考虑了输入失调电压,或者是输入失调电流或偏置电流

    该用户从未签到

    4#
     楼主| 发表于 2020-11-16 09:31 | 只看该作者
    分别用National Instrument 公司的Multisum 和TI公司Tina两个软件分别对同一电路配上OP07运放做了仿真,结果是一致的排除软件问题。. S# }" U# x8 y
    根据苏州TI的FAE的建议考虑了CMRR这个参数分别对OP07-CMRR:-120db.和 MAX44251-CMRR:-140db做了仿真输出的波形幅值相对吻合。所以目前考虑下来最接近的还是CMRR的原因。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-2 16:52 , Processed in 0.140625 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表