|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 EDADZE365 于 2020-11-24 10:06 编辑 ; } N9 I) B" o6 V: f/ ?
4 l( k- Y. y3 k2 u) c
! e6 i- c) E, d h4 v7 B* k, `' V' P5 c& B: X7 m
除了好看的雪景
& B: ~# i3 f. [0 ~' l3 D 还有很多可爱的人被雪花吸引出来了!3 S# R T9 |, n+ o% K5 a
: m; h. b3 r3 N U
北京初雪后,一位物理老师在雪地中用脚印画起了巨型公式。 接下来让我们一起来看看
+ v; L7 E2 ^) J2 l1 m+ j$ j 给我们带来新知识呢?
% U7 y- J- c2 ^+ M' K J* X # \3 d# T$ }2 l( T" e% o& G. C6 \3 _
1 Z9 `# S" h6 H#传导发射(CE)对策整改及案例分析(一)# 1 V& g# q7 \. h" k3 N1 d& W; j
+ o# @# _# J: {. H
一个产品开发前期如果没有进行EMC设计,最后验证测试时一般问题都很多,如多个项目不通过,即使产品开发前期进行了完美的EMC设计,在摸底测试中也或多或少存在一些问题,如个别测试项目不通过或者余量不足等。据统计,在所有的EMC测试不通过项目中RE、CE、Surge、ESD测试项占到90%以上,而传导发射CE在这四大肇事者当中排名第二,可见CE问题的严重性。 & ]1 y) ?* _6 R! Z2 F
当产品测试出现CE问题时,如何快速、准确、高效地定位诊断原因并采取有效对策措施是业界普遍关注的问题之一。
$ n5 n& [2 B4 U8 X \9 K; M/ k3 c
' ?1 @1 }+ T8 F6 S 本直播课程通过介绍传导发射的测试要求、噪声源分析、耦合路径分析、定位诊断设备和噪声抑制措施,使学员对传导发射问题的根因、对策和整改方法有一个全面的了解,并且通过典型案例的分享使学员具有一定的实战水平。
: U5 X/ Q$ W9 c+ \
+ `: l4 a& s9 x ]& ]前华为EMC首席专家,具有20余年产品研发经验。在EMC测试、EMC设计与整改、高频EMI技术研究和EMC仿真技术上有丰富经验和深厚积累,参与过GB19286/YD1082/GR1089Issue6等多个国内国际EMC标准的制定或修订工作,申请国家专利10项。曾获华为个人金牌奖、个人总裁奖。 0 K" h) `7 h4 U
+ d8 [7 F; Y1 I' O. N- {
1)对CE问题的根因如振铃有详细解读,定性加仿真分析
S4 p+ l2 s7 H# d6 H U/ ]/ g* c: b A/ q4 v% V6 g- E {
" j3 ^: V; I5 g. U+ X( I
2) 对开关电源差、共模噪声源及耦合路径有全面分析,并给出对应的等效电路
: T8 O& z$ W% `6 }* x9 j- z
i& j! ^5 Z& _" x3)对CE问题定位诊断必要的设备及应用均有介绍,并强调频域和时域同时测试的重要性 2 ~4 H7 C: E. N6 F) `: c- e
8 u! ]& K V/ D2 D& u% m/ d
04 直播要点 传导发射测试要求; 开关电源干扰源分析; 开关电压噪声耦合路径分析; 开关电源CE问题定位诊断设备 ; [7 D3 U7 s; {: b6 @. V/ b
- o! X& \ N4 b: J05 适合对象 测试工程师 EMC工程师 电气工程、电力电子相关专业学生
* w2 }: Y9 |. `' P1 h2 L
0 O( m2 O7 s% I- V! U! g& n/ n06 直播时间 11月24日,晚 20:00 1 Z5 s0 M$ f' ]) w$ |2 h
8 V2 i- H7 E) ^! ?% M( j* m
( T: H0 @5 n' k" g9 d+ Q
& }# C" u7 g' F1 Y" I* z. K
#高速串行设计与仿真——PCle仿真案例分析#3 m( `3 i- T. L, ~ r6 t2 ]
3 g" F) I/ g, C
, |$ A7 d) k5 { R
【2】高速串行设计与仿真---PCIe仿真案例分析
! n* n h$ P V Q' v《深入浅出信号、电源完整性仿真学习---【6】高速串行信号设计与仿真----PCIE仿真案例分析》是本系列公开课的最后一节精心准备收官课程,精彩内容不容错过。
. V$ Z7 m$ ~! E+ j" P2 [8 ?0 a1 xEDA365信号完整性、仿真SI/PI论坛特邀版主 毛老师20余年深耕电子科技行业,曾就职于华为技术有限公司、海思半导体有限公司、兴森快捷电路科技股份有限公司,从事PCB设计、SI/PI分析、封装设计等工作,在高速PCB设计、高速IC封装设计方面有深厚的技术积累,特别是在PCB-Package-IC协同设计、全链路仿真设计方面有丰富的实战经验。
) c' A2 ^* k e: T% I
( u7 Z' @9 k6 |- j& o! `
. s4 D3 q# S& g$ r2)《信号、电源完整性仿真设计与高速产品应用实例》原书案例分析及新方法与进一步分析引入
4 c0 s* o' t, {3 Y
& z% ?4 k5 f; N( L6 _- E
8 w/ E. Y5 q k$ [6 k) r
# s5 F6 ?* H- E0 F. x+ }: X! P# X, n, s4 V: Y5 [$ X. x
3) PCIEx的链路优化方法与注意事项
2 {5 M8 G l6 I5 f: A. m$ G& O+ f; S: ?& v* R4 }& K! Z
4)PCIE插槽3D建模技巧与注意事项 1 v! ~( _: B4 J2 j! {* |' q
1 u. W; b& h2 {0 h s- P/ I
: n, G' b% J* J$ J' w. O& q& k2 H
& i9 b. E8 N! O: D- E- j8 t/ w硬件工程师9 c5 x5 Z( s, ~# }) G
想学习高速信号仿真的PCB设计工程师、硬件开发工程师、SI仿真工程师、测试工程师 - ) \, A2 P1 p' i7 V* D# |4 |. b. Y
$ O" [& X% g8 f8 V6 O* b11月26日,晚 20:00
# z# z e0 A Y' s! R* w! J$ E8 j! L2 J' j
|
|