|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
硬件工程师或Layout工程师在在画PCB中时,经常会遇到要修改封装或者是修改原理等操作。有的工程师膈在接在PCB中的ECO模式下修改,这样会造成原理图不同步。给生产和后期分析问题造成隐患,下面介绍一种我经常用到的修改原理图,然后由pads layout软件来自动修改pads lyaout的PCB的方法,如下:# j! p2 ?; _9 B( g6 B& ?
* g/ _# c' v& ]9 e$ P6 l, ]一,比方我们要把PCB中的R55的封装中0402改为0805,如下图:( y, ~6 [7 k) L5 ~' Z
: |- B% [ e- ?8 @9 Z* c- E g" y
7 Z( E4 Y g& K1 k- d; b- i6 c
S* Q7 Z" v F
% a8 |( x6 S+ ~5 R' S3 ^9 b5 ~
, ^8 M6 E. U/ E# a8 j二,打开orcad原理图设计工具,把R55的封装修改为RES0805,如下图:# S7 M# V8 q" Q# A. e. S8 f
, J* ~, M- l0 j( B7 f
& G, z1 n% q+ T+ D! ^ m/ i! y. s# A2 X
4 k* |0 H9 @/ o- ?/ t9 G三,保存设计,回到主菜单,在TOOL中选Create Netlist,如下图:( d" a% a! m+ B s$ Z3 V
! i0 r1 V# z* X& u* q' n
4 O8 H' P6 N+ s
1 Y& r" n# g R, S# x3 c9 ^/ b( ?8 E
& S) {- x+ j1 _6 t: ]: n四,在弹出的新页面中选项如下图,把文件后缀名改为ASC,点确认:
$ D3 S" b* e2 z$ x" m ]3 K! g8 |
4 S0 n0 _% |6 V; h) q2 m8 P9 `8 p9 M! I0 v$ e, j7 G0 f J
. E( ~1 u! x' i- |* h8 M( o* ]! O9 e* u3 y: h/ w! {
# F- B9 N5 @* A' Q! i. G! }1 O五,再回到PADS软件,新开一个窗口,在文件菜单中选点导入刚才生成的网络表,如下图:
: M7 X9 Z, }4 {8 n4 j/ ]; m8 I# ?7 P" i9 S/ v$ a
1 j0 @4 V; i( }# `
5 V8 c1 g+ ~( l5 r8 @! K' ` n) H, Z* ~9 i( S+ Y, z0 P
3 U2 t& R5 _, j5 Z3 t六, 导入的新PCB另存为,并记住文件名和存储路径。且在导入时不能有错误提示,有则需要解决错误才能下一步:
' E( h" M7 L9 A' h9 x; o
. x/ p. g* n; F' \
) m* f! g) j' L; f: C& l# a2 Z A" a& U9 F h. N
( A. z% Z) ^+ h+ q
u. z/ ]# y9 ~( t8 b
七,打开需要更改的PCB原档案,在工具中选对比(ECO),如下图: E0 |+ U+ @) i: z3 F" g7 D
% b; R2 D* q& e2 l# n
& p9 ~3 O" C1 n1 z- ?; y' r& V0 V/ `' e5 u
& B. M4 b: c4 U/ W0 x6 X
" R+ z# t" p) {; m) e9 W
八,在文件菜单中选导入,导入刚才生成的差异文档到PCB档案中:
: w: J% Z# P) G5 b. n. V/ `: F. H; t+ f! l) v& R% x$ J- Y
- ?2 B! r2 z4 k4 k7 j4 X# N" @( X" K6 T1 B( O$ @$ E2 Y" A
& o) a; v# N% v% R& y1 H8 J0 T! O) `; Q, L7 D0 L
九,到这一步,可以看到R55已经被修改为0805的封装:* J$ ~9 k7 ~+ F0 Y# m4 ~
R Q. e; f: G: p/ @
# _( g M3 F! ^! Q* p7 |1 x
0 S: ?. y: q6 @3 F ^1 e# ]
- o: T6 A3 x9 O/ v4 x. ?
, N* N3 J2 v; N, G- G2 g 以上是用一个电阻作为例子来演示修改过程,其他修改可以参照这个方法修改。不要直接在PCB中修改元件封装或电路连接更是不可以在PCB中直接修改。( e5 P; f) ^3 l/ Y+ `
|
|