找回密码
 注册
关于网站域名变更的通知
查看: 374|回复: 1
打印 上一主题 下一主题

CPLD,FPGA,单片机,它们之间的区别?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-3-1 13:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

! B1 Z& u* ]) D1 ]' b5 ^
! [4 _; e4 O0 g0 @  aFPGAcpld的区别:
# |1 p3 J! H, T4 f* X①CPLD更适合完成各种算法和组合逻辑,FPGA更适合于完成时序逻辑。换句话说,FPGA更适合于触发器丰富的结构,而CPLD更适合于触发器有限而乘积项丰富的结构。0 P, \1 l0 y# L" }! D" q5 c/ `- p
②CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预测的,而FPGA的分段式布线结构决定了其延迟的不可预测性。$ Z7 U; y7 U$ j7 E! y% i% F
③在编程上FPGA比CPLD具有更大的灵活性。CPLD通过修改具有固定内连电路的逻辑功能来编程,FPGA主要通过改变内部连线的布线来编程;FPGA可在逻辑门下编程,而CPLD是在逻辑块下编程。
, S- Q: M) y- k% `$ b! V④FPGA的集成度比CPLD高,具有更复杂的布线结构和逻辑实现。 ! `3 q$ l* p2 B
⑤CPLD比FPGA使用起来更方便。CPLD的编程采用E2PROM或FASTFLASH技术,无需外部存储器芯片,使用简单。而FPGA的编程信息需存放在外部存储器上,使用方法复杂。 3 r6 w1 i, L- S1 v
⑥CPLD的速度比FPGA快,并且具有较大的时间可预测性。这是由于FPGA是门级编程,并且CLB之间采用分布式互联,而CPLD是逻辑块级编程,并且其逻辑块之间的互联是集总式的。! t# E. q( y8 ~2 j& d, }
⑦在编程方式上,CPLD主要是基于E2PROM或FLASH存储器编程,编程次数可达1万次,优点是系统断电时编程信息也不丢失。CPLD又可分为在编 程器上编程和在系统编程两类。FPGA大部分是基于SRAM编程,编程信息在系统断电时丢失,每次上电时,需从器件外部将编程数据重新写入SRAM中。其 优点是可以编程任意次,可在工作中快速编程,从而实现板级和系统级的动态配置。9 }- R! E# y# k% C$ C
⑧CPLD保密性好,FPGA保密性差。
. \: m9 z( _+ n- b" R( ~⑨一般情况下,CPLD的功耗要比FPGA大,且集成度越高越明显。" e" o: E: S# M
$ R6 `+ G. R! O: I
$ Y# P- c2 X2 W6 G/ `
随著复杂可编程逻辑器件(CPLD)密度的提高,数字器件设计人员在进行大型设计时,既灵活又容易,而且产品可以很快进入市常许多设计人员已经感受到 CPLD容易使用。时序可预测和速度高等优点,然而,在过去由于受到CPLD密度的限制,他们只好转向FPGA和ASIC。现在,设计人员可以体会到密度 高达数十万门的CPLD所带来的好处。* w  Y, U* ^% X% _
" I9 s5 q8 b! F( Y9 N

8 _* ?4 i) }+ @1 a! f( ]: i2 z9 R1 _  d" S# O! ?7 q
  • TA的每日心情
    开心
    2023-6-2 15:15
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2021-3-1 14:21 | 只看该作者
    CPLD的速度比FPGA快,并且具有较大的时间可预测性
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-4 06:37 , Processed in 0.140625 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表