找回密码
 注册
关于网站域名变更的通知
查看: 820|回复: 5
打印 上一主题 下一主题

为什么PCB设计中,要挖空电感下的GND避让走线呢?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-5-11 09:42 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
为什么PCB设计中,要挖空电感下的GND避让走线呢?
4 m) s- ^, S1 R+ a
  • TA的每日心情
    难过
    2023-5-30 15:02
  • 签到天数: 29 天

    [LV.4]偶尔看看III

    推荐
    发表于 2021-5-11 11:31 | 只看该作者
    抽象的 说是
    " W/ r% i& }8 e; r: {8 B& N1、电感是干扰源 会影响其他信号  在其本体下面尤其明显,所以我们一般对其所有层挖空,. G7 B. v' f6 D# t; j9 w4 Q* g
    2、有时候也担心在底下敷铜焊接的时候由于散热不均容易吧铜皮烫坏 距离过近容易造成短路0 g  ]- M1 O" Z+ q! z

    9 S1 w& R% P+ K' g& B, j% ^  Q0 s+ ]电感相当于一个磁场,如果下面走线,磁场变化就相当于在切割磁感线

    该用户从未签到

    2#
    发表于 2021-5-11 10:45 | 只看该作者
    说是电感那块频率特别高,底下有GND的话,GND里的干扰信号可能会影响到电感信号

    该用户从未签到

    4#
    发表于 2021-5-11 14:31 | 只看该作者
    支持3楼的回复,所以还是挖空比较好

    该用户从未签到

    5#
    发表于 2021-5-11 19:04 | 只看该作者

    该用户从未签到

    6#
    发表于 2021-6-8 11:08 | 只看该作者
    电感是干扰源

    “来自电巢APP”

    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-13 18:07 , Processed in 0.140625 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表