找回密码
 注册
关于网站域名变更的通知
查看: 654|回复: 6
打印 上一主题 下一主题

晶振、电容和1M电阻布局布线应该注意什么?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-6-1 13:34 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
mcu时钟往往外接晶振、电容,有的会并一个1M电阻,PCB布局时怎么布局好?MCU出来是先晶振后电容好还是先电容后晶振好?还有1M的电阻放那个位置比较好?布线应该注意什么?1 L0 \, z+ \1 e/ d/ ?3 c. C

该用户从未签到

推荐
发表于 2021-6-1 15:13 | 只看该作者
晶振是一个干扰源,本体表层及第二层禁止其他网络走线,并注意在晶体引脚及负载电容处多打地过孔。
晶振走线尽量短,晶振走线尽量不要打孔换层,走在和器件同面,并且采用“π”型滤波方式,如图所示。

. t& s3 g) t: ^9 L# C3 e8 x

6 e3 c" H6 f6 d. s

该用户从未签到

2#
发表于 2021-6-1 15:07 | 只看该作者
晶振下面不要走线

该用户从未签到

5#
发表于 2021-6-1 18:51 | 只看该作者

该用户从未签到

7#
发表于 2021-6-4 17:02 | 只看该作者
两个电容和晶振一起构成电容三点式振荡电路,晶振相当于一个电感。同时,两个电容相当于晶振的负载电容,容值大小影响振荡频率高低。1m电阻本身不是所有电路中都加的,其作用是使电路工作在良好状态。$ W( D# Z3 U) K2 {- Q1 M  Y
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-26 09:15 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表