|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
1.事先设计, }. y# e$ G$ F* f
准备组件库和原理图以进行预设计。在继续进行电路板设计之前,您需要准备原理图SCH compo库和电路板compo软件包。/ [% a( t" O; s+ T6 C
最好由工程师设计一个标准尺寸库。通常,先建立电路板组件库,再建立SCH组件库。
+ B% E/ C8 `& N7 F# n电路板组件封装库有严格的要求,因为它直接影响电路板的安装。最好使用compo的库存库,而不是创建自己的库。像Seeed Fusion一样,它提供了零件清单以及Eagle和Kicad库来简化过程。7 ~& Q# J( `) W+ b$ F
原理图中SCH compo库的条件相对宽松,但要注意引脚特性定义和板compo封装库之间的对应关系。
1 g2 D: w# `: _7 N3 ]- I4 u7 Z如果您已经完成了预设计并且不想继续接下来的6个步骤,请将SCH上载到Fusion Layout Services页面上,那么您的设计成本马上就到了。(设计可用于生产)9 y* B) }! g2 ] q1 C' X
$ g0 y6 Y5 ~0 I1 v, C0 H2.基板结构设计# \7 ^! G! ^: c7 T0 G" j, h: U
根据电路板的尺寸和机械位置,在电路板设计环境中拉出电路板框架,并根据定位要求布置所需的连接器,按钮/开关,螺丝孔,安装孔等。/ ~/ R1 r# |( I' E0 b' Z- S
仔细考虑并确定布线和非布线区域(例如,非布线区域周围的螺丝孔的范围)。( ]) Y* u3 a C* @9 ^& f
0 K! q% d3 p0 p G7 B% [% h3. PCB布局设计( o* E1 W# ]4 R2 C+ D
布局设计根据板框的设计要求排列组件。使用原理图工具创建网络表(设计→创建网表),然后将网络表(设计→导入网表)导入PCB软件。然后,网络表位于软件的后台,使您可以调用所有组件和可通过放置操作连接的候选线路之间的引脚,然后根据这些组件进行布局设计。
/ R: S5 v( P* Z# b" BPCB布局设计是电路板设计过程中的第一个重要步骤,电路板越复杂,对实现后续布线的难度影响就越直接,因此需要更好的布局。" z |; b# g% y4 m% o/ I
布局设计师的要求很高,因为他们依靠电路设计师的根据和丰富的设计经验。领先的电路设计师非常适合小型模块布局设计或深奥的PCB布局设计。; @/ w% [# E- o# N/ W' m k! k
. @/ }0 }* J' T; ^% L
4.电路板布线设计& M( t1 q" s) D# i$ g
布线设计在电路板设计过程中具有最大的工作量,并且直接影响PCB电路板的性能。
# r: ^) n4 C% d0 j" w在PCB设计过程中,布线通常分为三个部分。首先是交叉路径,这是电路板设计的基础。: b5 M" S. s$ _# f1 o. a' O
以下是电气性能的代表,这是标准的板级测量。接线后,调整接线以获得最佳电气性能。
' z. Q+ h* h! c2 z1 ?终点是美丽的。即使具有可接受的电气性能,混乱的布线也会给后续的改进,测试和维护带来不便。
) d) ] N& K6 n% w' Q5 A6 n; @4 x6 t. P
5.布局和丝印改进+ U' `2 O7 r' V k
“有更好的电路板设计”,“电路板设计有缺陷”,主要是因为电路板设计必须满足硬件设计的要求。但是,特定要求之间可能存在不同的冲突。
% r, l" K% J5 N) I& J例如,一个项目需要设计一个6层板,但是考虑到制造成本,所有要求都必须设计一个4层板。如果这样做,则必须牺牲信号屏蔽层的形成,从而导致各层之间的信号串扰和较差的信号质量。' X% Q: ?6 i6 h) W# d' F9 t
在典型的设计经验中,优化路线的时间是初始路线的两倍。完成PCB布局优化后,需要进行后处理。主要是板上的丝印文字。丝印文字的背面设计,为了不与表面混淆,有必要进行镜像处理。
; C; S- f F {8 Q1 Q5 \ N, d. g% D" m) S6 p9 `1 |/ _
6.进行DFM可制造性分析
0 H1 E/ v E7 D, Z当PCB设计软件设计完成后,需要进行可制造性分析(DFM),这是为了进一步降低PCB在实际生产中的风险,避免因为设计过程中的隐患让你的板在制造过程中失败。使用华秋DFM对20+的设计隐患进行分析能保证在最终的PCB制造过程中极大程度的降低失败的风险。对于PCB设计工程师来说,PCB设计的目的是完成最终的产品产出,如果无法保证PCB的成功产出,之前做的一切都将毫无意义。因此,进行DFM可制造性设计分析是至关重要的一步。
" Z7 T9 s9 _( |4 S' ?, W$ V |
|