|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
固定边框的多电压布图规划算法 : r3 `6 p6 B2 ~ P
摘要:多电压设计是应对SoC功耗挑战的一种有效方法,但会带来线长、面积等的开销。为减少线长、芯片的空白面积及提高速度,提出了一种改进的固定边框多电压布图方法.对基于NPE(Normalized Polish Expression)表示的布图解,采用形状曲线相加算法来计算其最优的布图实现,并通过增量计算方法来减少计算NPE及多电压分配的时间.为使所得布图解满足给定的边框约束,提出了一个考虑固定边框约束的目标函数,并采用删除后插人( Insertion af-ter Delete,IAD)算子对SA求得布图解进行后优化.实验结果表明,和已有方法相比,所提出方法在线长和空白面积率方面有较明显优势,且所有电路在不同高宽比、不同电压岛数下均实现了极低的空白面积率( <<1% ).5 Z' N/ U0 V! f, M( n
关键词:低功耗;多电压;布图规划;固定边框& n3 W# U# N- F6 l. }, x4 N
2 J8 X& e. i$ t T; A
$ v. q4 x* o7 b( U3 q u: Y7 g! p" G
|
|