找回密码
 注册
关于网站域名变更的通知
查看: 473|回复: 3
打印 上一主题 下一主题

几种 FPGA 芯片的工艺结构

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-8-16 09:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA 器件结构/ I, ^, L0 y' G8 D& s, w
/ R7 `* d' U! O
1、可编程逻辑门阵列,由最小单元 LE 组成。
0 g. z4 L* r  t* _- X+ x) d/ x) A
' p, N4 M& B' u. z$ J2、可编程输入输出单元 IOE。% Z) J( B0 f, ~/ |( i
2 {/ l# q+ c0 ^" Z' X
3、嵌入式 RAM 块,为 M4K 块,每个的存储量为 4K,掉电丢失。 
& h7 y5 h: E+ E% c/ b& N0 x& [
, `( ~2 B" H& S8 |) M* L4、布线网络。
6 C. w- m3 O  Z* ?/ n
" M4 ^4 u2 A0 v" Q5、PLL 锁相环,EP4CE6E22C8N 最大的倍频至 250MHz,这也是该芯片的最大工作频率。; \: Y4 G! ^# k/ u4 I4 Y4 ^

! W1 d1 f( K, L1、基于 SRAM 结构的 FPGA
% T# v+ m8 G1 v: w; e% T1 h+ r, q( A% e! P; E7 v% \: ?1 \4 h& d
目前最大的两个 FPGA 厂商 Altera 公司和 Xilinx 公司的 FPGA 产品都是基于 SRAM 工艺来实现的。这种工艺的优点是可以用较低的成本来实现较高的密度和较高的性能;缺点是掉电后 SRAM 会失去所有配置,导致每次上电都需要重新加载。 
" @2 d# w" L7 X% P: I* i) r; m' @
5 z3 ^/ h+ [& N8 }7 p# q重新加载需要外部的器件来实现,不仅增加了整个系统的成本,而且引入了不稳定因素。加载过程容易受外界干扰而导致加载失败,也容易受“监听”而破解加载文件的比特流。3 `) S" J. J2 V6 i/ [+ S" O

! W, j; X+ H0 [/ ~$ t8 v虽然基于 SRAM 结构的 FPGA 存在这些缺点,但是由于其实现成本低,被广泛应用在各个领域,尤其是民用产品方面。$ ]4 R  o+ ^4 T# k" m2 v* e9 \

$ x) p6 `8 @* I& o! M% @2、基于反熔丝结构的 FPGA: D  m% u8 q" ~: j
0 |& ~2 ^3 v$ B- e
目前 FPGA 厂商 Actel 公司的 FPGA 产品都是基于反熔丝结构的工艺来实现的,这种结构的 FPGA 只能编程一次,编程后和 ASIC 一样成为了固定逻辑器件。QuickLogic 公司也有类似的 FPGA 器件,主要面向军品级应用市场。. F8 K2 S- L4 c3 G4 D

6 C* B8 ~6 f1 h2 z( e这样的 FPGA 失去了反复可编程的灵活性,但是大大提高了系统的稳定性,这种结构的 FPGA 比较适合应用在环境苛刻的场合,如高振动、强电磁辐射等航空航天领域。同时,系统的保密性也得到了提高。这类 FPGA 因为上电后不需要从外部加载配置,所以上电后可以很快进入工作状态,即“瞬间上电”技术,这个特性可以满足一些对上电时间要求苛刻的系统。由于是固定逻辑,这种器件的功耗和体积也要低于 SRAM 结构的 FPGA。
% g6 i; V7 q  b; d) D
8 g& `$ w1 y. n1 z: o" u; b+ Z* h3、基于 Flash 结构的 FPGA  d4 V. {' \: z" k, h. c* Z
8 Z3 v# ~7 b3 a- R; r
Flash 具备了反复擦写和掉电后内容非易失特性,因而基于 Flash 结构的 FPGA 同时具备了 SRAM 结构的灵活性和反融丝结构的可靠性。这种技术是最近几年发展起来的新型 FPGA 实现工艺,目前实现的成本还偏高,没有得到大规模的应用。
7 O' V! s8 W9 }7 Q! S
7 p$ z8 _. L$ z9 k从系统安全的角度来看,基于 Flash 结构的 FPGA 具有更高的安全性,硬件出错的几率更小,并能够通过公共网络实现安全性远程升级,经过现场处理即可实现产品的升级换代,该性能减少了现场解决问题所需的昂贵开销。
2 ~+ W- w' o, o% Q9 H( X) q1 [) ]8 q( V% s3 Z4 u9 W% F
基于 Flash 结构的 FPGA 在加电时没有像基于 SRAM 结构的 FPGA 那样大的瞬间高峰电流,并且基于 SRAM 结构的 FPGA 通常具有较高的静态功耗和动态功耗。因此,基于 SRAM 结构的 FPGA 功耗问题往往迫使系统设计者不得不增大系统供电电流,并使得整个设计变得更加复杂。
; O& T8 r0 Y. u: ^0 o  N6 ^3 _7 G% U* v

该用户从未签到

2#
发表于 2021-8-16 11:15 | 只看该作者
基于 SRAM 结构的 FPGA 功耗问题往往迫使系统设计者不得不增大系统供电电流,并使得整个设计变得更加复杂; a) ?- G/ w0 d/ L% u4 H* [" R

该用户从未签到

3#
发表于 2021-8-16 13:43 | 只看该作者
虽然基于 SRAM 结构的 FPGA 存在这些缺点,但是由于其实现成本低,被广泛应用在各个领域,尤其是民用产品方面
; t% D8 I! Q, _& |

该用户从未签到

4#
发表于 2021-8-16 14:05 | 只看该作者
由于是固定逻辑,这种器件的功耗和体积也要低于 SRAM 结构的 FPGA
8 w6 r- t( z7 C/ ]* h1 g
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-31 22:05 , Processed in 0.156250 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表