|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 zengeronline 于 2011-6-18 02:24 编辑 : T/ z5 W' X+ k# T9 ?! D
( q) n0 A W4 i) f) \& x# R$ P$ Z大家晚上好
% K8 E) d& `8 {我使用pads画了一个板子,上面用了四个带via的plated焊盘作为安装孔(使用lpwizard生成)
: _, D) J8 r }0 |; o& O在进行cleareance检查的时候报了很多的错误,不过都是焊盘太近,overlapped.详细如下图. ?# [# d/ l0 I+ H. `7 w
2 c4 [- S) ~6 _# F$ H/ A H' M在allegro里面可以设置这个器件no_error属性就不报错了
, O w5 }3 n5 E; s! |, p我试着在component property -> rules里面把pad和pad之间的间距设为零也没有消除掉这个错误/ K) K& n6 ?6 @& V, Q0 B1 S
1 j+ [0 r) ~9 [/ x E i8 i
pads里面应该怎么做( c0 i. K: @' e# ~6 g- F- l: O
( D* |) [) M# |( q: Z* J4 w, j* e ?
+ C8 y+ Y) q! ~
& F3 O6 B. U$ p) c3 f. W |
|