找回密码
 注册
关于网站域名变更的通知
查看: 1646|回复: 2
打印 上一主题 下一主题

问一个在orcad里面制作bga元件的问题

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2011-7-9 10:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    问一个在orcad里面制作bga元件的问题0 D$ x7 T: C! W  T1 K

    $ ^7 R1 a- j3 b8 {/ C" kBGA的管脚是按A,B,C,D,...,AE,AF这样定义的
    4 H" v( v* \/ {* J我在excel按照管脚从1到416的次序排列好这些管脚
    . y* [* Y, x! d5 n复制到orcad里面的电子表内) M, }4 O* v$ J6 W2 P  f$ m
    然后先保存,再分割元件为多个模块A,B,C,D,E/ b/ _1 d7 B+ X5 _; N  ?+ Y
    但是发现这个元件导入原理图中后同步pcb发现管脚跟pcb封装对应不上,乱了! R% J0 ]' o: p  T0 [# I4 Q
    重新点开orcad里面的电子表,发现电子表里面排序不是按之前的复制过去的顺序了,按A,B,C,D,E与A,B,C,D,...,AE,AF打乱了+ M+ ?8 n& u& z8 H  v6 e

    % \7 o5 G  H- Z" q% e如果才能实现数字编号与字母编号同时保证不出错呢?用的版本是10.5% O. T, o+ ]% [! z# L% c4 i) t
    发现是个比较棘手的问题,那位制作过的朋友给讲下注意事项?
    3 T8 z7 l2 h; G' C( r1 @9 s! y9 q
    ! D. v; V3 \3 I% K: Y, ]. g$ b1 F  i: }5 t* R
    这样的问题应该如何处理呢?
    3 [7 O. j) u1 C! A* v" D9 K
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
     楼主| 发表于 2011-7-9 22:31 | 只看该作者
    pcb里面的封装按理应该是pin1对应A1,pin2对应A2  T8 @* W$ u* z* o
    为何在orcad里面制作出来的A1,A2不能对应pin1与pin2(假设A1与A2按功能划分到在不同的元件part里面)
    4 h' ]/ C+ W# T: t% ~* T& ~orcad里面制作bga与对应pcb封装是怎弄的?
    4 Q# [5 _( T" C7 d% W7 h, g如果不能一一对应的话,那给pcb封装会带来无尽的麻烦,因为从原理图来的元件的管脚编号全打乱了
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
     楼主| 发表于 2011-7-10 14:36 | 只看该作者
    为何ORCAD里面制作的BGA元件不能对应PADS的BGA封装?
    $ i9 n! J, q, A: D2 D! c
    $ L7 P. v# @: Q, S
    9 W% A) V7 Q7 a& `
    ) R3 o9 \; m) W7 B在ORCAD里面制作元件库,按BGA的排列次序A、B、C....AF来制作,加起来416个,按功能分割成5个大模块5 g& _% C9 Q+ S  |4 Y
    " f5 s0 {+ |- C; O; w

    $ w8 r) m0 X9 t2 i8 T
    - o6 |" k: l+ T1 p1 jPADS里面按照BGA制作向导行列为26X26,中间为8X8焊盘,外侧含4圈焊盘,其余为空,共有416个pin
    ! }- ?2 a2 T1 _1 p0 ]' ?- h' i1 O6 ~

    : y1 U0 O# O' ~3 s- E1 ?% Q+ f0 [3 l' K% ]
    但orcad原理图导入padslogic中发现A1对应的不是管脚1,而是pin59了;因为原理图按功能模块划分后A1被分配在其他part里面- Y( l7 U) A3 w, t
    ' H6 c9 E7 b6 o8 k! O
    . p8 i1 I! s/ S( _2 i" l

    9 l6 n! ~! _2 W/ c4 _# j我用的是pads2005
    ! x0 k0 \6 C- O! }* z) {
    * C9 P5 @! W; [
    . m$ ?9 p: f% L! \3 ~7 r
    / @6 z- P! n' H% N# M7 q+ ?7 S但是我尝试了2007,9.1也存在这样的问题(我用A1-A14这样的例子做了一下实验,但还是不行,同步的时候提示这样的错误)
    7 B4 }4 k" r' ?* q) l, H. w1 Y
    9 h/ |. b5 ]4 [0 [8 s8 z
    * R  p7 g1 ~3 v! }& w6 U, t, b! L# \4 b! Q# h% f- K2 `
    Design to Library Part Consistency Check
    " q% P# M/ S6 B/ `6 l----------------------------------------6 y5 L$ |1 l3 }
    Part Type T has the following pins not found in PCB Decal T:" C; C& T3 S- {" ?7 @0 H
    1(A9) 2(A8) 3(A7) 4(A6) 5(A5) 6(A4) 7(A3) 8(A2) 9(A14) 10(A13) 11(A12) 12(A11) 13(A10) 14(A1) 5 g7 r- N8 i' K2 x% r: [
    Non matching PCB Decal T affects the following parts:
    - c3 p4 R9 g: Z) r, A& b6 P( n0 A U1.
    , @+ ?$ r3 M& D8 [( n' O4 U7 z( z2 [* u" ?" X" J
    Single/Zero Pin Net Warnings* }. c9 j" j6 F. w$ M: r
    ----------------------------! U. C; M+ G  ]3 c& G4 S
    No single or zero pin nets.
    0 P/ K  ]. `* v6 j" \( E4 J+ i: e% @' `' x1 ?# i
    Schematic Connectivity Errors
    5 o3 V# b+ ?) n9 C" N-----------------------------
    3 E6 l9 T2 B+ J/ ONo connectivity errors or warnings.
    1 p5 b7 i; d3 I% n+ S3 c( Q/ x% z8 J! k1 R/ n- k/ Q2 E
    , w9 J' F( L9 A

    ) g2 o( H( a- F6 @0 x/ F: @
    7 t/ B8 @- G7 q& W* E
    : u- g0 s% M3 e+ N9 L4 `
    / o0 I' q3 N4 p8 X, d0 J- b! U/ L" o3 \1 r) I, W3 Z

    8 [5 t( |0 e1 l8 d9 c
    ' \2 [1 n, z; i. {. l请问高手在制作BGA的时候是怎做的呢?这样的问题是否遇到过?如何解决的?
    0 z; ?& r1 I6 \# d: \. f* Z
    ' N  X! Z: Y1 Y4 tPADS好像支持VB宏,有没有宏可以完成类似的功能处理?将A1分配到pin1+A1的对应管脚上?+ |5 Q& _- B9 [
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-29 15:40 , Processed in 0.156250 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表