找回密码
 注册
楼主: liuyian2011
打印 上一主题 下一主题

详解怎样使用Polar Si9000软件计算阻抗及如何设计层叠结构.

    [复制链接]

该用户从未签到

361#
发表于 2012-11-19 18:12 | 只看该作者
LZ辛苦了,我想请教楼主就是你提到的1E2B1A中的B是指屏蔽层吗?然后那个E和A代表什么呢?
  • TA的每日心情
    开心
    2020-11-17 15:05
  • 签到天数: 1 天

    [LV.1]初来乍到

    362#
    发表于 2012-11-22 16:52 | 只看该作者
    谢谢楼主分享很给力,又学习了

    该用户从未签到

    363#
    发表于 2012-11-25 22:34 | 只看该作者
    谢谢!支持!
  • TA的每日心情
    开心
    2021-3-11 15:19
  • 签到天数: 2 天

    [LV.1]初来乍到

    364#
    发表于 2012-11-28 15:57 | 只看该作者
    一直在找,原来在这里!果断收藏。

    该用户从未签到

    365#
    发表于 2012-11-28 16:39 | 只看该作者
    谢谢

    该用户从未签到

    366#
    发表于 2012-11-29 16:53 | 只看该作者
    支持

    该用户从未签到

    367#
    发表于 2012-12-13 08:35 | 只看该作者
    不错,好东西。

    该用户从未签到

    368#
    发表于 2012-12-24 19:57 | 只看该作者
    好,谢谢

    该用户从未签到

    369#
    发表于 2012-12-27 17:58 | 只看该作者
    讲解很详细呀,赞一个

    该用户从未签到

    370#
    发表于 2013-1-1 15:37 | 只看该作者
    谢谢分享!非常感谢
  • TA的每日心情
    开心
    2024-10-9 15:22
  • 签到天数: 1 天

    [LV.1]初来乍到

    371#
    发表于 2013-1-2 09:03 | 只看该作者
    坐下認真學習

    该用户从未签到

    372#
    发表于 2013-1-2 11:57 | 只看该作者
    好东西,受益了。

    该用户从未签到

    373#
    发表于 2013-1-2 13:54 | 只看该作者
    thanks!thanks!

    该用户从未签到

    374#
    发表于 2013-1-5 10:37 来自手机 | 只看该作者
    支持!很详细!

    该用户从未签到

    375#
    发表于 2013-1-8 10:35 | 只看该作者
    我现有4层板的PCB,2.4G和5.8G是在顶层,同时DDR也有在顶层走线和底层走线。DDR线宽是5MIL.5 E( H9 _5 R9 ^
    而2.4G和5.8G都是12MIL。而DDR和RF处的线都需要50OHM阻抗控制。像这种情况一般该怎样处理
    ) U: F' l4 g; |, n4 t 板厂才能做到呢。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-30 08:51 , Processed in 0.078125 second(s), 20 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表