找回密码
 注册
关于网站域名变更的通知
查看: 411|回复: 3
打印 上一主题 下一主题

FPGA 里边所说的I/O BANK是个什么概念

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-10-22 13:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA 里边所说的I/O BANK是个什么概念
% n' V3 k/ @+ ~

该用户从未签到

2#
发表于 2021-10-22 16:23 | 只看该作者
一般fpga都分为若干个bank 例如xilinx的高端fpga,能分为22甚至更多个bank 这么做; a3 a0 R) [8 l3 p7 A

该用户从未签到

3#
发表于 2021-10-22 16:31 | 只看该作者
一般fpga都分为若干个bank
2 t7 J( J( f( _例如xilinx的高端fpga,能分为22甚至更多个bank3 d: f. p' s4 e9 k% n* t5 E
这么做主要是为了提高灵活性, a/ X( p7 M& N% q
因为fpga的io支持2.5v 3.3v等等种类电平输入输出
3 T3 R% }% B% z为了获得这些io电平,就需要在对应bank的供电引脚输入对应的电源电压
. G+ l/ o% A4 U: n9 l这样在一些复杂的系统中非常实用,例如cpu + fpga的系统中,cpu的io电压一般是2.5v
; E$ ~% H8 h4 q6 t$ F! e而很多其他ic都是3.3v,就可以使用fpga控制3.3v的ic,而与cpu通讯使用2.5v电平
: S# p# V: R9 U( N& `( T1 ~+ S& c这样就节省了很多总线转换器
6 N3 F2 e2 K1 W& q8 ?- d. J( B

该用户从未签到

4#
发表于 2021-10-23 04:07 | 只看该作者
Another possibility is by doing this you can increase circuit reliability - that is doubling up on different I/O structure to deliver the same data - sourced from a seperate power supply. I do this a bit to increase FIT rate for circuits that require a calculated failure rate
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-29 08:31 , Processed in 0.140625 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表