找回密码
 注册
关于网站域名变更的通知
查看: 360|回复: 2
打印 上一主题 下一主题

在FPGA 中,IObank到底是什么意思啊?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-11-23 13:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA 中,IObank到底是什么意思啊?能详细的说下吗?$ n  |( s% n! k% A" c) Z

该用户从未签到

2#
发表于 2021-11-23 14:14 | 只看该作者
即I/O口,由于fpga的I/O口较多,为了使用方便,将这些I/O口分成多个组分别为I/Obank0,I/Obank1,I/Obank2等等2 o- ~& T; n7 [* U! U) Y

该用户从未签到

3#
发表于 2021-11-23 15:47 | 只看该作者
一般fpga都分为若干个bank
5 B) ^8 F. d$ s. c' y例如xilinx的高端fpga,能分为22甚至更多个bank  A( G% F. y: S  D# {
这么做主要是为了提高灵活性
8 y! d( N+ t0 w1 P( Y+ Z- k因为fpga的io支持2.5v 3.3v等等种类电平输入输出0 J" @1 z9 m$ V1 W& n5 Y
为了获得这些io电平,就需要在对应bank的供电引脚输入对应的电源电压
0 Z8 Q  [, c2 Z; d0 f1 g这样在一些复杂的系统中非常实用,例如cpu + fpga的系统中,cpu的io电压一般是2.5v, |+ L5 k2 E" G$ G
而很多其他ic都是3.3v,就可以使用fpga控制3.3v的ic,而与cpu通讯使用2.5v电平* I6 h1 p0 h/ C) U
这样就节省了很多总线转换器
. F& R$ R2 |& A7 t5 [. @* X
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-29 00:27 , Processed in 0.140625 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表