TA的每日心情 | 慵懒 2022-1-21 15:20 |
|---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
通信和多媒体应用的发展,如互联网通信、安全无线通信以及消费娱乐设备,都在驱动着对能够有效实现复数运算和信号处理算法的高性能设备的需求。1 _% `) k8 D6 o5 H9 B% b* y2 U
: |; n. C1 v8 U9 _% ?( m1 Z1 x& N
这些应用中需要一些典型的DSP算法包括快速傅里叶变换(FFT)、离散余弦变换(DCT)、小波变换、数字滤波器(有限脉冲响应(FIR)、无限脉冲响应(IIR)和自适应滤波器)以及数字上下变频器。这些算法中,每一种都有一些结构性的元件可以用并行方法实现。而FPGA体系结构能够有效地实现并行运算。
4 U) {/ a6 O3 O/ s: Q8 \3 ^/ l: Z- s- f7 c/ w6 y0 T! n7 e
数字滤波器:: [* Z0 W2 }) I( F; d5 Y0 j- M
数字滤波器通常用于修正和改变时域或频域中信号的特性。最为普通的数字滤波器就是线性时间不变(lineartime-Invariant,LTI)滤波器。通常分为有限脉冲响应(FIR)和无限脉冲响应(IIR)两大类。
( F6 o1 c6 Q. y# T# l; F# m/ y+ ~% j( V
FIR滤波器:8 s% U3 [) v' {1 j2 ]5 {$ }' t( H8 W
有限长单位冲激响应滤波器,它可以在保证任意幅频特性的同时具有严格的线性相频特性,同时其单位抽样响应是有限长的,因而滤波器是稳定的系统。因此,FIR滤波器在通信、图像处理、模式识别等领域都有着广泛的应用。
( F- [# |0 W: L" S" q7 j: n1 D
' _; B/ a2 U5 Z- E# u9 o# xFIR滤波处理如下式所示,其中x(n)为输入信号,h(n)为FIR滤波系数,y(n)为经过滤波后的信号;N表示FIR滤波器的抽头数,滤波器阶数为N-1。0 R0 H! o& h) Y, x# j2 D% m
, `2 x6 ?! v1 K6 F- s由上式可得到FIR滤波器在FPGA中的实现结构,如图1所示,主要由延迟单元Z-1、乘法器和累加器组成。此结构为直接型FIR滤波器结构,也称横向结构(transverse)。( Y* | Z$ u- e
FIR结构如下:
) y/ B0 A" N: A4 @( o. } Z
* ?) H$ h; e$ e4 m- d3 VFIR滤波器广泛应用于数字信号处理中,主要功能就是将不感兴趣的信号滤除,留下有用信号。FIR滤波器是全零点结构,系统永远稳定;并且具有线性相位的特征,在有效频率范围内所有信号相位上不失真。详细算法这里不多做介绍。
0 C; X5 Q3 n/ X" u
( Q% O+ L0 {2 B( aIIR滤波器:
$ r4 }! R. m5 e/ U D [3 pIIR--无限脉冲响应滤波器,它的设计理念是根据所要设计滤波器的参数去确定一个模拟滤波器的传输函数,然后再根据这个传输函数,通过双线性变换、或脉冲响应不变法来进行数字滤波器的设计。
" y/ J7 h3 U5 V6 q
! y3 S" w5 E4 T) X3 M其实际为递归滤波器,顾名思义,具有反馈。7 V3 j! V8 Q9 ?
1 F+ W9 h7 k! r8 vIIR数字滤波器采用递归型结构,即结构上带有反馈环路。IIR滤波器运算结构通常由延时、乘以系数和相加等基本运算组成,可以组合成直接型、正准型、级联型、并联型四种结构形式,都具有反馈回路。- V h* @$ d8 J: Z6 J% W# U
* ]' `+ U/ A5 X K( j; G- P其他数字信号处理方法:
5 l; Z3 Y% p/ K' w# P离散傅里叶变换2 G# l3 O. x& G$ l
自适应滤波器2 p- k- C8 _4 r+ |) x4 U) ]" y
最小二乘法: p8 G# H5 }4 s; l+ ?0 {
NTT高效卷积" g/ o9 v* c! p$ s
NTT快速卷积/ e$ C+ f# E7 ?% T- [
CIC滤波器; C8 w( _$ q- F' i( N( T3 a0 r4 N
与数字信号处理相关的技术:
?& F: T- ? a" Y, E2 o矩形变换与数论变换
" q G( K/ r% e- s5 O& y A. E差错控制和加密技术* J6 g" ?* {6 \ j
调制以及解调
, R. T7 ?! h8 _, ?2 D3 B2 ]8 JFPGA在数字信号处理(DSP)中的使用
5 d( ]* l! q. J# E在FPGA内实现DSP功能具有以下优点:- c7 E( u1 T5 S1 E
性能提升7 a$ ^. S, h+ ]7 R! Q, M0 t. H; p+ k
设计实现灵活性提高: V- r; z- M6 _
系统级集成更高
& b) {5 O; I. r/ o ]$ @
0 s- {; {% [0 V" |6 [5 A- o2 `通过一些设计调整的结合运用,基于FPGA的信号处理性能还可以获得进一步的提升。运算速度或者数据路径宽度都可以进一步提高,另外,时序操作可以在结构上增加一些并行度。这些措施中,每一种都可以提高一定的性能。在利用了目标FPGA器件灵活性的结构中实现算法,会获得比较大的好处。 M% _8 z3 ]) i* i7 u% t, p
" j/ \4 h/ h; m& G) E+ @利用FPGA,可以将多个设计功能集成到一个器件中。这种功能性的集成也可以提高性能、减小面积和功耗。8 y; V A9 \" v" B: k# ^( {% A( s
1 [" `! Q: L/ b5 a
信号处理实现的另一个潜在的优点是,FPGA中包含一些预先验证过的信号处理算法单元。这些IP核或者块可以非常有效的实现一些常用的信号处理功能,使他们的性能达到最高。将多个高性能信号处理算法集成在一起,可以有效的降低成本、风险、,缩短开发时间。
( z+ v0 [9 P* d7 p$ \, `) g6 \. E% Y! Q: f& e+ m) M- Z
设计考虑:
1 x- F3 s! Z' x& ZFPGA设计中一些注意事项对于下面列举的信号处理算法的实现非常重要。这些设计因素必须仔细的去实现,这样才能达到最高的性能,将设计实现的时间缩到最短。+ V- h) p4 r) N# ^- v2 x/ E
同步设计的实现
" S- _7 \2 r% s) Y8 b( E模块化项目结构
6 Y3 l: m0 e+ ?* \5 R6 R时钟边界转换( E e9 q9 q# z5 Z9 y
时钟体系结构的实现2 u; C3 l" q0 Y' m/ B$ G1 `
关键时钟与控制信号的布线( J4 T# e; n j+ {% E
流水线深度和结构 [- y3 ?$ d, |/ U$ ?) p" d8 W9 s' B
有效的设计约束. d( B% @# k' Z; Q- V6 [, m
信号处理算法架构的决策3 d4 ]6 Q1 y8 G' | [
加入良好的调试功能
! N5 M. d/ z4 E2 I6 p2 B) _0 z1 u9 x H+ O5 R. d6 ]/ _
随着FPGA技术的进步,在FPGA中实现信号处理算法正在成为有吸引力的替代方案,其实现成本也很诱人。在FPGA中实现信号处理算法,传统上的限制正在硬件和软件设计层次上逐渐被克服。FPGA硬件结构正在实现增强的DSP块。并具有更多的功能和更强的性能。系统级设计软件正在简化从块级到硬件描述语言(HDL),级的转换。一些系统工具中集成了流行的DSP算法开发工具(例如matlab),大大简化了FPGA中实现信号处理算法的过程。
9 l e1 M4 p, s2 B4 Z& p |
|