找回密码
 注册
关于网站域名变更的通知
查看: 184|回复: 2
打印 上一主题 下一主题

FPGA 中可以取整吗??如何进行?

[复制链接]
  • TA的每日心情
    开心
    2022-1-29 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-2-12 09:08 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    FPGA 中可以取整吗??如何进行?6 L+ f" @" ]2 U' E
  • TA的每日心情
    慵懒
    2022-1-21 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2022-2-12 09:52 | 只看该作者
    FPGA,只是一个逻辑电路的实现平台,具有什么功能,要看它运行什么逻辑电路。逻辑电路若有取整功能,就能取整,否则就不行。
  • TA的每日心情
    开心
    2022-1-21 15:21
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-2-12 13:05 | 只看该作者
    fpga中你可以通过移位<<、>> 操作实现对浮点数的处理
    % w1 @8 d3 @+ W3 F' M8 ?比如2.3可以这样表示:
    6 h4 q6 l/ y- u; H2+(1>>2)+((1>>4)/5)*4
    1 ^& h) t$ E  \! g: \8 \+ B其中1>>2表示1/4=0.25;
    & C, r% L/ C* U+ X+ ~; T(1>>4)=1/16=0.0625;
    $ B( I" S% l% q& k6 \! J* ^3 R0.0625/5*4=0.05;
    4 X3 f. L* e/ D6 S' b: S$ L那么,按你的意思四舍五入,只需将输入的数据左移一位(*2),判断生成的新数据的最低位是否为1,是1则取(原始数据+1);是0则取(原始数据)即可" H& q2 H6 i9 M
    希望对你有帮助,这个我也没有试过,你可以编程实验一下!!
    , w+ }1 s: w4 R/ |2 c" Q2. 如果你的问题是一个大项目的一部分,且有大量的浮点数运算的话,我建议你使用fpga中的sopc(NIOS内核),通过在sopc builder中搭建系统,可以使用c语言编写嵌入式算法实现,至于c语言的取整运算等对浮点数的处理,我想我也没必要再细说了吧,呵呵……
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-25 07:52 , Processed in 0.125000 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表