TA的每日心情 | 擦汗 2020-1-14 15:59 |
|---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
今天在调试中遇到的一个电源问题,看看有什么解决办法?
6 s+ d$ f' J8 w3 ~6 G7 u/ ?6 u' ^: \一个FPGA扩展板,输入到FPGA的时钟信号为100mhz-150mhz
/ m+ c2 Q m1 g! s发现的问题有:
g+ {1 v; j; c7 L7 q(1)扩展板上芯片产生的时钟输出波形低电平接近1v左右的电平,断开与FPGA时钟输入管脚测量时钟时信号质量还可以,低电平接近0v;串接的电阻已换成0欧姆还是这样,是不是FPGA板时钟线比较长影响就是这样的呢?
, H# p' Z- r- R% r2 k K1 I8 ? b2 c2 _' W(2)当提供给FPGA时钟管脚频率为100mhz的时候,1.2V供电LDO输出纹波有80mv多,LVDS输出的画面肉眼看基本没问题(1024分辨率)% a w8 ? C6 I& F5 n# I
但是当提供给FPGA时钟管脚频率为150mhz的时候,1.2V供电LDO输出纹波有100mv多,LVDS输出的画面有斜纹(1920分辨率)
9 v# P0 X3 H! b- t(3)外接的是一个6.5电源,通过3个二极管分流出3路5v,然后通过ldo芯片产生模拟3.3v、1.2v,数字2.5/1.2
) n! n. i4 M$ a! S Y. \ 数模地在电源处有短接
2 j3 V+ ^4 p/ T( ^(4)现在使用的供电电源输出电流大概500-600ma,但在摸ldo的时候模拟1.2比较烫,已经使用了两个ldo并联的方式(型号用的是ams1117-1.2v),其他的电影ldo基本不烫
) H, V/ N8 y% q5 P(5)但是在测试中还发现,断掉模拟信号输入,LVDS直接输出测试画面的话看不到斜纹(1920分辨率)
" h4 I( k, s. }% Y, r |
|