找回密码
 注册
关于网站域名变更的通知
查看: 2854|回复: 2
打印 上一主题 下一主题

[仿真讨论] 今天在调试中遇到的一个电源问题,看看有什么解决办法?

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2011-9-6 21:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    今天在调试中遇到的一个电源问题,看看有什么解决办法?
    6 s+ d$ f' J8 w3 ~6 G7 u/ ?6 u' ^: \一个FPGA扩展板,输入到FPGA的时钟信号为100mhz-150mhz
    / m+ c2 Q  m1 g! s发现的问题有:
      g+ {1 v; j; c7 L7 q(1)扩展板上芯片产生的时钟输出波形低电平接近1v左右的电平,断开与FPGA时钟输入管脚测量时钟时信号质量还可以,低电平接近0v;串接的电阻已换成0欧姆还是这样,是不是FPGA板时钟线比较长影响就是这样的呢?
    , H# p' Z- r- R% r2 k  K1 I8 ?  b2 c2 _' W(2)当提供给FPGA时钟管脚频率为100mhz的时候,1.2V供电LDO输出纹波有80mv多,LVDS输出的画面肉眼看基本没问题(1024分辨率)% a  w8 ?  C6 I& F5 n# I
    但是当提供给FPGA时钟管脚频率为150mhz的时候,1.2V供电LDO输出纹波有100mv多,LVDS输出的画面有斜纹(1920分辨率)
    9 v# P0 X3 H! b- t(3)外接的是一个6.5电源,通过3个二极管分流出3路5v,然后通过ldo芯片产生模拟3.3v、1.2v,数字2.5/1.2
    ) n! n. i4 M$ a! S  Y. \  数模地在电源处有短接
    2 j3 V+ ^4 p/ T( ^(4)现在使用的供电电源输出电流大概500-600ma,但在摸ldo的时候模拟1.2比较烫,已经使用了两个ldo并联的方式(型号用的是ams1117-1.2v),其他的电影ldo基本不烫
    ) H, V/ N8 y% q5 P(5)但是在测试中还发现,断掉模拟信号输入,LVDS直接输出测试画面的话看不到斜纹(1920分辨率)
    " h4 I( k, s. }% Y, r

    该用户从未签到

    2#
    发表于 2011-10-20 16:13 | 只看该作者
    帮忙顶起来!

    该用户从未签到

    3#
    发表于 2011-10-22 11:17 | 只看该作者
    我大致说一下,仅供参考哈:
    ! C% X  P: \1 t- C: x1、输入到FPGA管教的始终低电平被抬高到1V左右,断掉接收器件(FPGA),信号电平正常,这边怀疑是FPGA工程文件约束了上拉电阻,导致时钟信号形成了分压,可以查看FPGA的工程约束文件。0 U, D8 f$ l" L: n
    2、芯片工作频率越高,电源纹波越大,这个可以理解,翻转频率越快了嘛,但是VCC1.2V电源的纹波超出了50mV就不正常了,这边可能是目标阻抗设计不合理,需要合理评估瞬态电流的大小;另外看一下纹波是不是谐振引起了,如果是谐振,那就要确定LDO输出电容使用是否正确。
    : ^& _: K  A/ ^) r- x- T$ J3、LDO发烫问题,应该是LDO的压降太大,电流大了之后在LDO上面产生的热耗自然就大了,这个可以实际计算了一下最大工作电流下在LDO上产生的功耗,另外再查看一下LDO的器件手册,其允许的最大热耗是多大?8 `/ [' A- Q/ M; V
    4、至于模拟信号给数字信号引入斜纹的问题,需要具体分析PCB的布局和电源平面的划分情况。
    9 j! n- U- M  }/ }
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-5 21:42 , Processed in 0.125000 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表