EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
: z- e; u2 X4 _! [3 n
8 R1 X* t0 [- y; D9 {
盲目的拉线,拉了也是白拉!
( y& _$ A4 S# y, m有些小伙伴在pcb布线时,板子到手就是干,由于前期分析工作做的不足或者没做,导致后期处理时举步维艰。 0 L" V: A* E, f: E) _. O1 q
比如电源线、杂线拉完了,却漏掉一组重要的信号线,导致这组线没办法同组同层,甚至都没有完整的参考平面,需要对前面的布线工作做大修改才能完成,费时费力。
( [% y6 l5 I) }" `: J如果将PCB板比作我们的城市,元器件就像鳞次栉比的各类建筑,信号线便是城里的大街小巷、天桥环岛,每条道路的出现都是有它的详细规划,布线亦是如此。
+ S+ b+ P0 z6 d+ S& \2 W 布线优先次序要求 1 S9 R/ c1 E. ]5 X8 h2 J% L
1、关键信号线优先: 电源、摸拟小信号、高速信号、时钟信号和同步信号等关键信号优先。
9 i& g, h- [2 K% D& I7 e* Z2、布线密度优先原则: 从单板上连接关系最复杂的器件着手布线。从单板上连线最密集的区域开始布线。 % p* e1 Y0 m" e, Z) f$ ?0 C5 I
3、关键信号处理注意事项: 尽量为时钟信号、高频信号、敏感信号等关键信号提供专门的布线层,并保证其最小的回路面积。必要时应采取屏蔽和加大安全间距等方法。保证信号质量。 j; {' |, i! c# V
4、阻抗控制: 有阻抗控制要求的网络应布置在阻抗控制层上,须避免其信号跨分割。 ( _( `4 X# V0 K9 d1 d+ J
布线串扰控制
- t( N! M' t, V1、3W原则释义 线与线之间的距离保持3倍线宽。是为了减少线间串扰,应保证线间距足够大,如果线中心距不少于3倍线宽时,则可保持70%的线间电场不互相干扰,称为3W规则。
2 L' p; x& a4 S' ]) a7 [* ^
( e! R! @8 }6 z3 k- R3 B) J2、串扰控制 串扰(CrossTalk)是指PCB上不同网络之间因较长的平行布线引起的相互干扰,主要是由于平行线间的分布电容和分布电感的作用。 . ]8 \3 Q' v5 ]. K% n! A& i
克服串扰的主要措施是: 加大平行布线的间距,遵循3W规则。 在平行线间插入接地的隔离线。 减小布线层与地平面的距离。
7 z5 ~1 `5 c- c2 t* h" E( U % P2 g$ W* r: w4 p# |4 G+ B5 H
布线的一般规则要求 0 w. j9 A @8 y2 o& k m4 C+ n
1、相邻平面走线方向成正交结构。 避免将不同的信号线在相邻层走成同一方向,以减少不必要的层间窜扰;当由于板结构限制(如某些背板)难以避免出现该情况,特别是信号速率较高时,应考虑用地平面隔离各布线层,用地信号线隔离各信号线。 6 r5 g: Y o) f& u4 b" i( h
: m) h5 ?" j% D/ g' \7 f7 P4 A
2、小的分立器件走线须对称 间距比较密的SMT焊盘引线应从焊盘外部连接,不允许在焊盘中间直接连接。
C, v. Y" V1 y, g! [( [- M; U
. U8 W7 ]# Y% M7 m; I+ Z5 D( s3、环路最小规则 信号线与其回路构成的环面积要尽可能小,环面积越小,对外的辐射越少,接收外界的干扰也越小。
6 k) R& y( r" q+ V0 @6 {- p4 \0 @" \6 \- {; s
4、不出现STUB 走线不允许出现STUB。 ( @2 k' I& W- M/ `* d* `+ V) N
& u. j5 n4 k% G# q$ f3 J4 C5、同一网络布线宽度一致 同一网络的布线宽度应保持一致,线宽的变化会造成线路特性阻抗的不均匀,当传输的速度较高时会产生反射。在某些条件下,如接插件引出线,BGA封装的引出线类似的结构时,因间距过小可能无法避免线宽的变化,应该尽量减少中间不一致部分的有效长度。 6、防止信号线在不同层间形成自环 在多层板设计中容易发生此类问题,自环将引起辐射干扰。
% ~: G$ z p; |% R2 N, k8 k* `( D7、避免锐角、直角 PCB设计中应避免产生锐角和直角,产生不必要的辐射,同时PCB生产工艺性能也不好。 注:文章内容源自网络,如有侵权请联系小编删除。 ! V* e/ L8 e) s' R/ ^( o% P( X5 I
; Z( u" z i' e+ n* ]7 f
5 ^! \8 A; A8 P- x: m
6 R c" U' w8 Y6 v/ @ ~' t6 d2 Z9 C2 Z0 k. c
|