找回密码
 注册
查看: 708|回复: 4
打印 上一主题 下一主题

关于晶振的布局

[复制链接]
  • TA的每日心情
    开心
    2022-12-29 15:10
  • 签到天数: 27 天

    [LV.4]偶尔看看III

    跳转到指定楼层
    1#
    发表于 2022-5-9 14:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    在PCB布局过程中,两种晶振的布局方式区别在哪里电容放置在IC与晶振之间% ^. u3 J1 |( b& s2 i, P5 _- @( W! H3 O
    # u7 ]8 W# V! w5 x
    电容放置在晶振之后
    3 N0 B& q: G/ X" U, ~% Y5 }5 S" B8 K) H; F

    该用户从未签到

    推荐
    发表于 2022-5-9 16:41 | 只看该作者
    个人倾向于电容放置在IC与晶振之间,。7 k) G  g$ W) w0 B) o3 A
  • TA的每日心情
    慵懒
    2024-7-25 15:54
  • 签到天数: 64 天

    [LV.6]常住居民II

    3#
    发表于 2022-11-7 17:24 | 只看该作者
    111111111111111111
  • TA的每日心情
    开心
    2025-5-5 15:22
  • 签到天数: 302 天

    [LV.8]以坛为家I

    4#
    发表于 2023-2-14 09:41 | 只看该作者
    晶振的PCB布局的重点主要包括以下几点:
    & Y- g/ J! A3 e& I
    ' U$ K4 a5 J7 y; t3 W布置空间:晶振需要足够的空间以保证其正常工作,因此需要在PCB上为晶振预留足够的空间。
    9 }9 M5 r! C" Y& @2 Z! W8 O- k) @# T& m9 X# S: U0 i' k
    干扰抑制:晶振需要免受其他元器件的电磁干扰,因此需要设计出适当的干扰抑制方案。
    5 C; d+ l# I% P; L8 h* @% \" C( F2 b' e8 E( d( I3 z3 G
    连接质量:晶振的连接需要保证足够的长度和宽度,以保证信号的质量。
    , m4 Y2 q& W6 A1 v
    8 I% [3 a$ f  b. N, @6 z位置稳定:晶振要被固定在PCB上,以防止其在使用过程中的振动造成频率的不稳定。2 O0 ?' p# Q; P  L
    1 q+ \. F3 ^9 Z# n7 J+ I
    电容器的使用:为了保证晶振的正常工作,最好在晶振的两端接上电容器,以补偿任何电容误差。
    2 F$ z/ r& z3 \% x9 j+ Z3 a  B1 Q6 X9 Z
    这些都是晶振PCB布局的重要因素,必须在设计中进行考虑和充分讨论。

    该用户从未签到

    5#
    发表于 2023-2-15 10:47 | 只看该作者
    有空间尽量仿真晶体和主芯片之间,没空间就挂晶体后面
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-28 10:57 , Processed in 0.093750 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表