找回密码
 注册
关于网站域名变更的通知
查看: 5368|回复: 6
打印 上一主题 下一主题

请问大家,orcad生成allegro网表,相同名称的IC引脚报错,怎么处理?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-6-17 18:36 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
生成allegro网表的时候,芯片上的不同引脚的名字相同,它就报错,因而不能生成网表。$ q  V! ]) S1 ]2 V
芯片上不同的引脚名称相同很正常啊,这个不算什么错误。
; W" L- y6 `" z# e+ |, f; P7 L5 z& H: @- a. O0 |" |
请问大家怎么解决这个问题的呢?

该用户从未签到

2#
发表于 2008-6-17 23:31 | 只看该作者
建symbol偷懒了吧, 全都用了IO属性吧/ e9 M+ v* }+ Z/ v1 D
power pin重名可没问题

该用户从未签到

3#
 楼主| 发表于 2008-6-17 23:55 | 只看该作者
原帖由 darkradx 于 2008-6-17 23:31 发表
; R/ H3 J  Z$ R2 r% ?建symbol偷懒了吧, 全都用了IO属性吧- z) `' |2 r. @: I5 S
power pin重名可没问题
' |7 M6 R5 t& |! @0 S

4 {- d) l! N' w( e" S/ c6 R嘿嘿,FPGA啊,IO是不能做成power的,看来只能改成不同的了,这个规则真怪异

该用户从未签到

4#
发表于 2008-6-18 12:24 | 只看该作者
用Other导就不用修改相同引脚名称.- v" E! M. m; I3 r3 }: L
但在PCB中同样也要用Other导入,还要生成元件的Dvice,要把库加载到config_path中的dev_path下面.

评分

参与人数 1贡献 +5 收起 理由
superlish + 5

查看全部评分

该用户从未签到

5#
 楼主| 发表于 2008-6-18 13:25 | 只看该作者
原帖由 qtec_pdd 于 2008-6-18 12:24 发表
1 u8 q& `, w7 @+ ~8 _用Other导就不用修改相同引脚名称.: A: Z7 U& f# F
但在PCB中同样也要用Other导入,还要生成元件的Dvice,要把库加载到config_path中的dev_path下面.
9 {5 a' r' r' E" w
2 o; E' D7 c# Q6 E: n1 a
是啊,用other可以。
; j6 {5 I* Y5 I) R( N不过生成deivce很麻烦,还不如把元件的引脚改一下来得快,唉!

该用户从未签到

6#
发表于 2008-6-19 08:53 | 只看该作者
另外,我觉得如果用other的话,就不能无缝链接了,有点不方便。我赞成修改为不同的命名,& r: l# }) R: [7 b
如gpio1,gpio2.。。。呵呵!

该用户从未签到

7#
发表于 2011-9-29 14:52 | 只看该作者
正在学习中
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-22 13:00 , Processed in 0.125000 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表